文档内容
计算机原理组成
即刻题库 www.jike.vip
1 、 单选题
A : 10010111
B : 10000111
C : 10101101
D : 11101001
正确答案: C
解析:
CRC编码由数据信息和校验位共同组成,前5位为数据位,后3位为检验
位。10101000÷1011,余数为101,将余数101(检验位)拼接在数据位的后面,就得
到CRC码。
2 、 单选题
下列关于I/O设备的说法中正确的是()。Ⅰ.键盘、鼠标、显示器、打印机属于人机交互设
备Ⅱ.在微型计算机中,VGA代表的是视频传输标准Ⅲ.打印机从打字原理的角度来区分,
可以分为点阵式打印机和活字式打印机Ⅳ.鼠标适合于用中断方式来实现输入操作
A : Ⅱ、Ⅲ、Ⅳ
B : Ⅰ、Ⅱ、Ⅳ
C : Ⅰ、Ⅱ、Ⅲ
D : Ⅰ、Ⅱ、Ⅲ、Ⅳ
正确答案: B
解析:
I项,键盘、鼠标、显示器、打印机等都属于机器与人交互的媒介(键盘、鼠标是用户操
作来控制计算机的,显示器和打印机是计算机给用户传递信息的):II项,VGA是一个用
于显示的视频传输标准;III项,打印机从打字原理的角度来区分,可分为击打式和非击
打式两种,按照能否打出汉字来分,可分为点阵式打印机和活字式打印机;Ⅳ项,键盘、
鼠标等输入设备一般都采用中断方式来实现,原因在于CPU需要及时响应这些操作,否
则容易造成输入的丢失。3 、 单选题
以下关于CISC/RISC计算机的叙述中,错误的是()。
A : RISC机器指令比CISC机器指令简单
B : RISC中通用寄存器比CISC多
C : ISC机器采用微码比RISC多
D : CISC比RISC机器可以更好地支持高级语言
正确答案: D
解析:
与CISC相比,RISC的特点是:指令数量和寻址方式少,指令格式简单,大多数指令在~
个时钟周期内完成;CPU内部通用寄存器数量多;控制器多采用硬布线逻辑,且多采用
流水线技术,执行速度较快。但是对于高级语言的支持能力相同。
4 、 单选题
大部分计算机内减法是用()实现。
A : 将被减数加到减数中
B : 从被减数中减去减数
C : 补码的相加
D : 从减数中减去被减数
正确答案: C
解析:
减法运算可以看作被减数加上一个减数的负值,即A-B=A+(-B)。
5 、 单选题
CPU访问内存的速度比访问()要慢。
A : 寄存器
B : 硬盘
C : 软盘
D : 磁带
E : 光盘
正确答案: A
解析:
硬盘、软盘、磁带、光盘属于外存,它们用来永久存放大量的计算机程序。当这些程序
被计算机执行时,先从外存调入内存,CPU从内存中读取数据执行程序。在运行过程中,中间数据及其他一些运行时所用的数据,都暂存在CPU内部的寄存器中,需要时直接从
寄存器读取,从而加快了运行速度。可见从寄存器中读取数据速度更快。
6 、 单选题
运算型指令的寻址与转移型指令的寻址不同点在于()。
A : 前者取操作数,后者决定程序转移地址
B : 后者取操作数,前者决定程序转移地址
C : 前者是短指令,后者是长指令
D : 前者是长指令,后者是短指令
正确答案: A
解析:
运算型指今寻址的是操作数,而转移性指令寻址的则是下次欲执行的指令的地址。
7 、 单选题
有效容量为128KB的Cache,每块16字节,8路组相联。字节地址为1234567H的单元调
入该Cache,其Tag应是()。
A : 1234H
B : 2468H
C : 048DH
D : 12345H
正确答案: C
解析:
在组相联映射方式下,主存地址分为3部分,依次为标记(Tag)、组号(index)和块内地
址(Offset)。因为块的大小16字节,所以块内地址字段为4位;又因为Cache容量
为128KB,八路组相联,所以可以分为1024组,128KB÷(16×8)=1024,对应的组号字
段10位;剩下为标记字段。1234567H=0001001000110100010101100111,标记字段
为其中高14位,00010010001101=048DH。
8 、 单选题
在系统总线中,地址总线的位数()。
A : 与机器字长有关
B : 与存储单元个数有关
C : 与存储字长有关
D : 与存储器带宽有关
正确答案: B解析:
地址总线的位数与存储单元个数有关,地址总线的位数越长,可访问的存储单元个数就
越多。
9 、 单选题
A : 不需格式化
B : 需右移规格化
C : 需将尾数左移一位规格化
D : 需将尾数左移两位规格化
正确答案: C
解析:
考查浮点数的规格化。当尾数为补码表示,且为1.0××××形式时为规格化数,因此该尾
数需左移一位,阶码同时应减1,才为规格化数
10 、 单选题
在调频制记录方式中,利用()来写0或1。
A : 电平高低的变化
B : 电流幅值的变化
C : 电流相位的变化
D : 电流频率的变化
正确答案: D
解析:
在调频制记录方式中,信息的写入是依靠写入电流频率的变化来实现的,写1时的电流
变化频率是写0时电流变化频率的2倍。
11 、 单选题
下列有关RAM和ROM的叙述中,正确的是()。Ⅰ.RAM是易失性存储器.ROM是非易失性
存储器Ⅱ.RAM和ROM都是采用随机存取的方式进行信息访问Ⅲ.RAM和ROM都可用
作CacheⅣ.RAM和ROM都需要进行刷新
A : 仅Ⅰ和Ⅱ
B : 仅Ⅱ和Ⅲ
C : 仅Ⅰ,Ⅱ,Ⅲ
D : 仅Ⅱ,Ⅲ,Ⅳ正确答案: A
解析:
主存主要有两种,RAM(随机存储器)和ROM(只读存储器),都是采用′随机存取的方式进
行信息访问。故Ⅱ正确。RAM随时读写,断电数据全部丢失。ROM,只读不写,断电数
据不丢失。故Ⅰ正确。ROM不可以作为缓存(Cache),ROM不丢失数据,也不需要刷新。
12 、 单选题
二进制数1011+1001=()。
A : 10100
B : 10101
C : 11010
D : 10010
正确答案: A
解析:
13 、 单选题
与微指令的执行周期对应的是()。
A : 机器周期
B : 指令周期
C : 节拍周期
D : 时钟周期
正确答案: A
解析:
CPU取出并执行一条指令所需的全部时间称为指令周期,取指阶段完成取出指令和分析
指令的操作,又称为取指周期,执行阶段完成执行指令的操作,又称执行周期。机器周
期可以看作是所有指令执行过程中的一个基准时间,机器周期取决于指令的功能及器件
的速度。一个时钟(或节拍)周期内可以完成若干个微操作,每个微操作都需要一定的时
间,可以用时钟信号来控制产生一个微操作命令。因此,与微指令的执行周期对应的是
机器周期。
14 、 单选题
冯·诺依曼计算机中,取指令的操作()。A : 由机器指令控制完成
B : 由微指令控制完成
C : 不需任何指令控制,由控制器自动完成
D : 以上说法都不正确
正确答案: C
解析:
冯·诺依曼计算机中,控制器能够根据程序计数器PC的内容自动完成取指令的操作,取指
过程不需要任何指令的控制。
15 、 单选题
哈佛(Harvard)结构的基本特点是()。
A : 采用多指令流单数据流
B : 程序和数据在不同的存储空间
C : 堆栈操作
D : 存储器按内容选择地址
正确答案: B
解析:
哈佛结构的指令和数据是完全分开的,存储器分为两部分,一个是程序存储器,用来存
放指令,另一个是数据存储器,用来存放数据。
16 、 单选题
在下列数中最小的数为()。
A : (101001)2
B : (52)8
C : (101001)BCD
D : (233)16
正确答案: C
解析:
17 、 单选题
下列关于个人计算机的叙述中,错误的是()。A : 个人计算机的英文缩写是PC
B : 个人计算机称为微机
C : 世界上第一台计算机是个人计算机
D : 个人计算机是以微处理器为核心的计算机
正确答案: C
解析:
世界上第一台电子计算机ENIAC不是个人计算机。
18 、 单选题
浮点数尾数下溢处理时,最大误差最大,但下溢处理不需要时间,平均误差又趋于零的
方法是()。
A : ROM查表法
B : “恒置1”法
C : 截断法
D : 舍人法
正确答案: B
解析:
“恒置1”法的运算过程为:结果为10.0101,10是不允许的,进行右规,11.00101(最
后1省去),11.0010,将最后1位置1,则结果是11.0011。最后的结果是偏小了。
19 、 单选题
下列指令中,不能在用户态执行的是()。
A : 关中断指令
B : 跳转指令
C : 后栈指令
D : top指令
正确答案: A
解析:
关中断指令必须在核心态才能执行,跳转与退栈指令都是可以在用户态下执行的指令。
20 、 单选题
在Cache的地址映射中,若主存中的任意一块均可映射到Cache内的任意一块的位置上,
则这种方法称为()。
A : 全相联映射B : 组相联映射
C : 直接映射
D : 混合映射
正确答案: A
解析:
(1)直接映射方式下的地址转换
主存地址:区号+块号B+块内地址册
Cache地址:块号b+块内地址w
对应关系:块号B=块号b,块内地址=块内地址w
(2)全相连映射方式下的地址转换
主存地址:块号B+块内地址w
Cache地址:块号b+块内地址w .
对应关系:块号B通过地址变换表对应于块号h,块内地址w=块内地址w
(3)组相连映射方式下的地址转换
主存地址:区号E+组号C+组内块号B+块内地址册
Cache地址:组号g+组内块号b+块内地址”
组间是直接映射关系,组内是全相连映射关系
对应关系:组号G=组号g,组内块号B通过地址变换表对应于组内块号b,块内地址W=块内地
址W。
21 、 单选题
若某浮点机基数为4,尾数采用补码表示,则该浮点机的规格化尾数形式为()。
A : 最高两位数值位与符号位相反
B : 最高两位数值位与符号位相同
C : 最高两位数值位至少有一位与符号位相反
D : 最高两位数值位至少有一位与符引立相同
正确答案: D
解析:
当基数为4时,尾数的最高两位不全为零的数为规格化数。
22 、 单选题
若某条指令的操作数的地址就包含在指令中,则这条指令的寻址方式是()。
A : 直接寻址
B : 立即寻址
C : 寄存器寻址
D : 间接寻址
正确答案: A解析:
若指令中包含着操作数的有效地址,则指令的寻址方式就是直接寻址。
23 、 单选题
系统总线结构可能对系统性能的影响有()。
A : 吞吐量
B : 指令系统
C : 最大存储量
D : 以上都是
正确答案: D
解析:
总线的特性包括机械特性和电气特性。总线的性能指标包括总线宽度、总线带宽、总线
复用、信号线数、总线控制方式、负载能力以及扩展等。
24 、 单选题
在主存和CPU之间增加Cache的目的是()。
A : 扩大主存的容量
B : 增加CPU中通用寄存器的数量
C : 解决CPU和主存之间的速度匹配
D : 代替CPU中的寄存器工作
正确答案: C
解析:
Cache提出来的目的就是解决CPU和主存之间速度不匹配的问题。高速缓冲存储器是存
在于主存与CPU之间的一级存储器,由静态存储芯片(SRAM)组成,容量比较小但速度比
主存高得多,接近于CPU的速度。
25 、 单选题
在Cache和主存构成的两级存储体系中,主存与Cache同时访问,Cache的存取时间
是100ns,主存的存取时间是1000ns,如果希望有效(平均)存取时间不超过Cache存取时
间的115%,则Cache的命中率至少应为()。
A : 90%
B : 98%
C : 95%
D : 99%
正确答案: D解析:
设命中率为x,则可得到100x+1000(1-x)≤100×(1+15%),简单计算后可得结果
为x≥98.33%,因此命中率至少为99%。
26 、 单选题
下列关于虚拟存储器的论述中,正确的是()。
A : 对应用程序员透明,对系统程序员不透明
B : 对应用程序员不透明,对系统程序员透明
C : 对应用程序员、系统程序员都不透明
D : 对应用程序员、系统程序员都透明
正确答案: A
解析:
由于虚拟存储器需要通过操作系统来调度,因此,对系统程序员是不透明的,但对应用
程序员是透明的。
27 、 单选题
推出系列机的新机器,不能更改的是()。
A : 数据通路宽度
B : 存储芯片的集成度
C : 原有指令的寻址方式和操作码
D : 系统总线的组成
正确答案: C
解析:
新机器对计算机速度有一定的调整,但是对原有的指令不做大的调整,所以寻址方式不
做变化。
28 、 单选题
计算机系统总线包括①地址总线、②数据总线和⑨控制总线。若采用DMA方式传送数据,
需要DMA控制器控制的是()。
A : ①②
B : ②③
C : ①⑧
D : ①②③
正确答案: D解析:
在DMA传送过程中,DMA控制器将接管CPU的地址总线、数据总线和控制总线,CPU的
主存控制信号被禁止使用。而当DMA传送结束后,将恢复CPU的一切权力并开始执行其
操作。由此可见,DMA控制器必须具有控制系统总线的能力,即能够像CPU-样输出地址
信号,接收或发出控制信号,输入或输出数据信号。
29 、 单选题
寄存器间接寻址方式中,操作数处在()。
A : 堆栈
B : 程序计数器
C : 内存单元
D : 通用寄存器
正确答案: C
解析:
间接寻址是相对于直接寻址而言的,指令地址字段的形式地址不是操作数的真正地址,
而是操作数地址的指示器,或者说是形式地址单元的内容才是操作数的有效地址。间接
寻址就是说,放在寄存器的不是操作数,而是操作数的地址,操作数放在内存里面。
30 、 单选题
以下关于校验码的叙述中,正确的是()。Ⅰ.校验码的码距必须大于2Ⅱ.校验码的码距越
大检错纠错能力越强Ⅲ.增加奇偶校验位的位数可以提高奇偶校验的正确性Ⅳ,采用奇偶
校验可检测出一位数据错误的位置并加以纠正Ⅴ.采用海明校验可检测出一位数据错误的
位置并加以纠正Ⅵ.循环冗余校验码是通过除法运算来建立数据和校验位之间的约定关系
的
A : Ⅰ、Ⅲ、Ⅴ
B : Ⅱ、Ⅳ、Ⅵ
C : Ⅰ、Ⅴ、Ⅵ
D : Ⅱ、Ⅴ、Ⅵ
正确答案: D
解析:
码距≥2的数据校验码,开始具有检错的能力。码距越大,检、纠错能力就越强;奇偶校
验码的码距等于2,可以检测出一位错误(或奇数位错误),但不能确定出错的位置,也不
能检测出偶数位错误;海明码的码距大于2,不仅可以发现错误,还能指出错误的位置,
为自动纠错提供了依据;循环冗余校验码则通过除法运算来建立数据和校验位之间的约
定关系。
31 、 单选题下列关于舍入的说法,正确的是()。Ⅰ.不仅仅只有浮点数需要舍入,定点数在运算时也
可能要舍入Ⅱ.在浮点数舍入中,只有左规格化时可能要舍入Ⅲ.在浮点数舍入中,只有
右规格化时可能要舍入Ⅳ.在浮点数舍八中,左、右规格化均可能要舍入Ⅴ.舍入不一定
产生误差
A : Ⅰ、Ⅲ、Ⅴ
B : Ⅰ、Ⅱ、Ⅴ
C : Ⅴ
D : Ⅱ、Ⅳ
正确答案: C
解析:
Ⅰ项,舍入是浮点数的概念,定点数没有舍入的概念。对Ⅱ,Ⅲ,Ⅳ三项,浮点数舍入
的情况有两种:对阶、右规格化。Ⅴ项,舍入不一定产生误差,如向下舍入11.00到110
时是没有误差的。
32 、 单选题
在微型计算机中,VGA的含义是()。
A : 微型计算机型号
B : 键盘型号
C : 显示标准
D : 显示器型号
正确答案: C
解析:
微型计算机显示器分为彩显和单显两种。不同的显示器需要采用不同的显示卡。常用的
显示标准有:(1)CGA标准:第一代显示标准,它适于低分辨率的彩色图形和字符显
示。(2)EGA标准:第二代显示标准,它适于中分辨率的彩色图形和字符显示。(3)VGA标
准:第三代显示标准,它适于高分辨率的彩色图形和字符显示。在VGA之后,又推出
了SVGA、LVGA。
33 、 单选题
下列四个不同数字表示的数中,数值最大的是()。
A : 二进制数11011101
B : 八进制数334
C : 十进制数219
D : 十六进制数DA
正确答案: A
解析:将选项中的数转换成二进制后比较,A项为11011101,B项为11011100,C项
为11011011,D项为11011010。经比较可知,A>B>C>D。故选A。
34 、 单选题
在计数器定时查询方式下,正确的描述是()。
A : 总线设备的优先级可变
B : 越靠近控制器的设备,优先级越高
C : 各设备的优先级相等
D : 各设备获得总线使用权的机会均等
正确答案: A
解析:
在计数器定时查询方式下,根据计数值的初始值的不同,总线设备的优先级是可变的。
如果计数值从“0”开始,离总线控制器最近的设备具有最高的优先级。如果计数值从
上一次的中止点开始,即为循环优先级,各个部件使用总线的机会将相等。计数器的初
始值还可以由程序来设置,这样就可以更方便地改变优先级。
35 、 单选题
在CPU中用来存储指令后续地址的寄存器是()。
A : 主存地址寄存器
B : 程序计数器
C : 指令寄存器
D : 状态条件寄存器
正确答案: B
解析:
为了保证程序能够连续地执行下去,CPU必须具有某些手段来确定下一条指令的地址。
而程序计数器正是起到这种作用,所以通常又称为程序计数器。当程序转移时,转移指
令执行的最终结果就是要改变PC的值,此PC值就是下一条要执行的指令的地址。有些机
器中也称PC为指令指针lP。
36 、 单选题
补码定点小数除法中,被除数和除数应满足()。
A : 0≤|被除数|≤|除数|
B : O<|被除数|≤|除数|
C : 0<|除数|≤被除数|
D : 0<|被除数|<|除数|正确答案: B
解析:
37 、 单选题
下列说法中,合理的是()。
A : 执行各条指令的机器周期数相同,各机器周期的长度均匀
B : 执行各条指令的机器周期数相同,各机器周期的长度可变
C : 执行各条指令的机器周期数可变,各机器周期的长度均匀
D : 执行各条指令的机器周期数可变,各机器周期的长度可变
正确答案: C
解析:
机器周期是指令执行中每一步操作所需要的时间。CPU中完成一个运算操作所需的时间
作为一个机器周期,长度均匀。而各种指令的功能不同,因而各指令执行时所需的机器
周期数是可变的。
38 、 单选题
计算机系统中的存储器系统是指()。
A : RAM存储器
B : ROM存储器
C : 主存储器
D : 主存储器和外存储器
正确答案: D
解析:
存储器包括主存储器(内存)和外存储器(辅助存储器),内存又包括RAM和ROM两大类。
39 、 单选题
下列关于ASCⅡ编码,正确的描述是()。
A : 使用8位二进制代码,最右边一位为1
B : 使用8位二进制代码,最左边一位为0
C : 使用8位二进制代码,最右边一位是0
D : 使用8位二进制代码,最左边一位是1正确答案: B
解析:
ASCII码由7位二进制代码表示,从0000000到1111111共128种编码。但由于字节是计算
机存储的基本单元,ASCII码仍以一个字节存入一个ASCII字符,只是每个字节中多余的
一位即最高位(最左边一位)在机内部保持为“0”。
40 、 单选题
计算机中运算器的主要功能是()。
A : 算术运算
B : 算术运算和逻辑运算
C : 控制和寻址运算
D : 寻址运算
正确答案: B
解析:
计算机中的运算器是执行各种算术和逻辑运算操作的部件。运算器的基本操作包括加、
减、乘、除四则运算,与、或、非、异或等逻辑操作,以及移位、比较和传送等操作,
亦称算术逻辑部件(ALU)。
41 、 单选题
指令系统中设置多种不同的寻址方式,可以()。
A : 缩短指令字长
B : 扩大寻址空间
C : 提高编程灵活性
D : 以上都包括
正确答案: D
解析:
指令中设置多种寻址方式可以使程序员编程更加灵活,采用寄存器寻址等方式可以缩短
指令字长,采用问址寻址等可以扩大指令寻址空间,故A项、B项、C项的内容都正确。
42 、 单选题
假设寄存器R中的数值为200,主存地址为200和300的地址单元中存放的内容分别是300
和400,则下列方式中,()访问到的操作数为200。
A : 直接寻址200
B : 寄存器间接寻址(R)
C : 存储器间接寻址(200)D : 寄存器寻址R
正确答案: D
解析:
A项,直接寻址200的操作数为300;B项,寄存器间接寻址(R)的操作数300;C项,存储
器间接寻址(200)的操作数为400;D项,寄存器寻址R的操作数为200。
43 、 单选题
A : 10101011
B : 11011011
C : 11000111
D : 11110000
正确答案: A
解析:
44 、 单选题
海明码可以发现两位错或者纠正一位错,其码距为()。
A : 2
B : 3
C : 4
D : 3或4
正确答案: B
解析:
根据纠错理论,L-1=D+C,且D≥C,L为码距,D为检错位数,C为纠错位数;结合题干描
述的海明码的纠错能力可知其码距为3;如果了解海明码的码距则可直接选出。
45 、 单选题
存储器进行一次完整的读/写操作所需的全部时间称为()。
A : 存取时间
B : 存取周期
C : PU周期D : 机器周期
正确答案: B
解析:
存取周期是一次完整的读/写操作所需的全部时间,也就是连续两次访问存储器操作的间
隔时间。存取时间是指从启动一次存储器操作到完成该操作所经历的时间,所以存取时
间小于存取周期。
46 、 单选题
在下列部件中,CPU存取()的速度最快。
A : Cache
B : 寄存器
C : 内存
D : 外存
正确答案: B
解析:
CPU存取这几种存储器的速度快慢比较如下:寄存器>Cache>内存>外存。
47 、 单选题
假定用若干个2Kx4位芯片组成一个8K×8位的存储器,则地址OBIFH所在芯片的最小地址是
()。
A : 0000H
B : 0600H
C : 0700H
D : 0800H
正确答案: D
解析:
用若干个2K×4位芯片组成一个8K×8位的存储器,则共需要8个芯片,每行2个芯片并联,
共4行。各行芯片地址分配的范围分别是:第一行0000H~07FFH,第二行
为0800H~0FFFH,第三行为1000H~17FFH,第四行为1800H~1FFFH。地址OBIFH在
第二行,故选D。
48 、 单选题
在DMA方式下,数据从内存传送到外设经过的路径是()。
A : 内存→数据总线→外设
B : 内存一DMAC→外设C : 内存→CPU→总线→外设
D : 外设→内存
正确答案: B
解析:
在DMA方式下,数据从主存传送到外设需要经过DMA控制器中的数据缓冲寄存器。
49 、 单选题
设指令由取指、分析、执行3个子部件完成,每个子部件的工作周期均为△t,采用常规
标量流水线处理机。若连续执行10条指令,则共需时间是()。
A : 8△t
B : 10△t
C : 12△t
D : 14△t
正确答案: C
解析:
具有3个功能段的流水线连续执行10条指令共需时间=3△t+9△t=12△t。
50 、 单选题
原码乘法时,符号位单独处理,乘积的符号是()。
A : 两个操作数符号相“与”
B : 两个操作数符号相“或”
C : 两个操作数符号相“异或”
D : 两个操作数中绝对值较大数的符号
正确答案: C
解析:
当真值用原码表示,符号位的0和1分别代表正、负,原码乘法时,符号位单独进行运算,
符号位直接进行异或运算的结果为乘积的符号。
51 、 单选题
使Cache命中率最高的替换算法是()。
A : 先进先出算法FIFO
B : 随机算法RAND
C : 先进后出算法FILO
D : 替换最近最少使用的块算法LRU正确答案: D
解析:
先进先出算法、先进后出算法和随机算法的命中率可以说都具有很大的随机性,不符合
程序运行的特点,命中率比较低。最近最少使用替换算法,用最近的使用情况预测未来
的使用情况在一定程度上考虑了程序的局部性原理,命中率相对较高。
52 、 单选题
如果字符A的十进制ASCII码值是65,则字符H的ASCII码值是()。
A : 115
B : 104
C : 72
D : 4
正确答案: C
解析:
H的ASCII值为72。
53 、 单选题
节拍电位是指机器周期内部的时序信号,通常和()一致。
A : 主存存取周期
B : 时钟周期
C : PU周期
D : 指令周期
正确答案: B
解析:
CPU周期也称为机器周期,一个机器周期包含若干个时钟周期,也常称为节拍电位。
54 、 单选题
下面是关于计算机内存的叙述:①PC机的内存包括高速缓存、主内存和虚拟内存三个层
次:②虚拟内存与主内存完全相同;③PC机的存储器以字节作为存储信息的基本单
位;④PC机的主内存一般使用静态随机存取存储器SRAM。其中不正确的是()。
A : ①③
B : ②③
C : ②④
D : ③④正确答案: C
解析:
内存包括高速缓存、主内存和虚拟内存。我们常讲的内存指主内存中的RAM,以内存条
的形式出现。虚拟内存是指将硬盘的一部分空间当作普通内存来使用,以解决内存不足
的问题。但由于在硬盘上不断有交换文件在内存与硬盘之间交换数据,所以执行速度
比RAM慢。在PC机中,高速缓存Cache一般使用较快的静态随机存取存储器SRAM,
而RAM一般使用动态随机存取存储器DRAM。
55 、 单选题
在原码不恢复余数除法(又称原码加减交替法)的算法中,()。
A : 每步操作后,若不够减,则需恢复余数
B : 若为负商,则恢复余数
C : 整个算法过程中,从不恢复余数
D : 仅当最后一步不够减时,才恢复一次余数
正确答案: D
解析:
在用原码加减交替法作除法运算时,不管是负商还是正商,都不存在恢复余数的问题了,
但是由于除数、被除数取的都是绝对值,那么最终的余数当然应是正数。所以如果最后
一步余数为负,则应将该余数加上除数,将余数恢复为正数。
56 、 单选题
数据相关的发生是由于()。
A : 一条指令产生的结果是一条后继指令的需求
B : 处理转移分支引起的
C : 在指令重叠执行中不能支持指令集中所有可能的指令组合时发生的相关
D : 以上都不是
正确答案: A
解析:
转移分支引起的是结构相关。在指令重叠执行中不能支持指令集中所有可能的指令组合
时发生的相关是资源相关。A项是数据相关,B项是条件相关,C项是指令相关。
57 、 单选题
某一SRAM芯片,容量为16K×1位,则其地址线有()。
A : 14根
B : 18根C : 20根
D : 32根
正确答案: A
解析:
58 、 单选题
已知寄存器R中内容为11100010,经()后变为11110001。
A : 算术右移
B : 逻辑右移
C : 循环右移
D : 以上都不是
正确答案: A
解析:
有符号数的移位称为算术移位,无符号数的移位称为逻辑移位。由于寄存器中数的符号
位为1,是负数,则在寄存器中存储的是补码。负数的补码算术移位时,左移添0,右移
添1。把11100010算术右移1位。高位补1,就变成了11110001。
59 、 单选题
下列说法正确的是()。
A : 取指周期一定等于机器周期
B : 指令字长等于机器字长的前提下,取指周期等于机器周期
C : 指令字长等于存储字长的前提下,取指周期等于机器周期
D : 取指周期与机器周期没有必然联系
正确答案: C
解析:
指令字长一般取存储字长的整数倍,当指令字长等于存储字长时,取指周期可看作机器
周期。
60 、 单选题
二进制数10111110转换为十进制数是()。
A : 190
B : 188C : 189
D : 192
正确答案: A
解析:
61 、 单选题
若浮点数用原码表示,则判断运算结果为规格化数的方法是()。
A : 阶符与数符相同
B : 阶符与数符相异
C : 尾数最高数值位为1
D : 尾数符号与尾数最高数值位不相同
正确答案: C
解析:
为了提高浮点数的精度,其尾数必须为规格化数,当基数为2时,尾数最高位为l的数为
规格化数。题干中浮点数用原码表示与真值的二进制表示之间只是符号位表示上的不同。
62 、 单选题
正确答案: C
解析:
63 、 单选题
通常所说的32位微处理器是指()。A : 地址总线的宽度为32位
B : 处理的数据长度只能为32位
C : PU字长为32位
D : 通用寄存器数目为32个
正确答案: C
解析:
通常所说的32位微处理器是指CPU字长为32位。
64 、 单选题
某计算机系统中的软盘启动器以中断方式与处理机进行I/O通信,通信中以16bit为传输
单位,传输率为50KB/s,每次传输的开销(包括中断)为100拍,处理器的主频为50MHZ,
则软盘使用时占处理器时间的比例是()。
A : 0%
B : 5%
C : 1.5%
D : 15%
正确答案: B
解析:
65 、 单选题
在Cache和主存构成的两级存储系统中,Cache的存取时间为100ns,主存的存取时间
为1μs,Cache访问失败后CPU才开始访存。如果希望Cache-主存系统的平均存取时间不
超过Cache存取时间的15%,则Cache的命中率至少应为()。
A : 95%
B : 98%
C : 98.5%
D : 99.5%
正确答案: C
解析:
设Cache-主存系统的平均存取时间为Cache存取时间的1.15倍时Cache命中率为p,则
有100+1000×(1-p)=115,解之得,p=0.985=98.5%。66 、 单选题
浮点运算结果满足下列哪个条件时,需做中断处理()。
A : 尾数双符号位为“01”
B : 尾数般符号位为“10”
C : 阶码双符号位为“01”
D : 阶码双符号位为“10”
正确答案: C
解析:
尾数双符号位为“01”或“10”时,说明尾数溢出,需要右规;阶码双符号位为“10”
时,说明浮点数下溢,作机器零处理;阶码双符号位为“01”时,说明阶码上溢,需中
断处理。
67 、 单选题
禁止中断的功能可由()来完成。
A : 中断禁止触发器
B : 中断允许触发器
C : 中断屏蔽触发器
D : 中断触发器
正确答案: B
解析:
禁止中断的功能可由中断允许触发器来完成。
68 、 单选题
CPU的运算速度的计量单位是()。
A : MIPS
B : FIOPS
C : BPS
D : FPS
正确答案: A
解析:
计算机的运行速度主要取决于CPU和内存的性能,常采用每秒钟执行百万条指令
数MIPS(MillionInstructionsPerSecond)来衡量。69 、 单选题
在相同机器字长和尾数位数的情况下,浮点数尾数基值取小,可使浮点数()。
A : 可表示数的范围增大
B : 可表示数的个数增多
C : 运算过程中数的精度损失降低
D : 数在数轴上的分布变密
正确答案: D
解析:
浮点数中尾数决定了数据的精度,尾数越小,指数相同,则两个数值越接近。
70 、 单选题
定点整数并且8位字长的字,采用2的补码形式表示时,一个字所表示的整数范围是()。
A : -128~+127
B : -127~+127
C : -129~+128
D : -128~+128
正确答案: A
解析:
根据题中描述,8位字长的定点整数表示的最小整数为10000000,对应-128;最大整数
位01111111,对应+127,故一个字表示的整数范围为-128~+127。
71 、 单选题
异步控制常用于()作为其主要控制方式。
A : 在单总线结构计算机中访问主存与外设时
B : 组合逻辑控制的CPU控制中
C : 微机的CPU控制中
D : 微程序控制器中
正确答案: A
解析:
CPU内部的操作常采用同步控制方式,而CPU与内存和I/O接口设备的操作采用异步控制
方式。
72 、 单选题国际上对计算机进行分类的依据是()。
A : 计算机型号
B : 计算机速度
C : 计算机性能
D : 计算机生产厂家
正确答案: C
解析:
世界上对计算机划分的标准是计算机的性能。
73 、 单选题
下面的描述中,()不是RISC设计应遵循的设计原则。
A : 指令条数应少一些
B : 寻址方式尽可能少
C : 采用变长指令,功能复杂的指令长度长而简单指令长度短
D : 设计尽可能多的通用寄存器
正确答案: C
解析:
RISC是精简指令集系统。RISC设计应遵循的设计原则有:指令条数应少、寻址方式尽可
能少、设计尽可能多的通用寄存器。
74 、 单选题
计算机之所以能按人们的意图自动进行操作,主要是因为采用了()。
A : 二进制编码
B : 高速的电子元器件
C : 高级语言
D : 程序控制
正确答案: D
解析:
计算机能按照人预先编制好的程序来进行工作,也正是因为程序的存在,计算机才能很
好地自动完成工作。故本题选择D项。
75 、 单选题
在单机系统中,多总线结构的计算机的总线系统一般由()组成。
A : 系统总线、内存总线和I/O总线B : 数据总线、地址总线和控制总线
C : 内部总线、系统总线和I/O总线
D : ISA总线、VESA总线和PCI总线
正确答案: A
解析:
在单机系统中,三总线结构的计算机的总线系统由系统总线、内存总线、I/O总线组成,
其中,系统总线用于CPU和内存之间传送地址、数据和控制信息;内存总线使内存和高
速外设之间能够直接传送数据;I/O总线提供CPU和各类外设之间的通信。
76 、 单选题
零地址的运算类指令在指令格式中不给出操作数地址,参加运算的两个操作数来自()。
A : 累加器和寄存器
B : 累加器和暂存器
C : 堆栈的栈顶和次栈顶单元
D : 暂存器和堆栈的栈顶单元
正确答案: C
解析:
零地址运算类指令的两个操作数均来自于堆栈,分别在栈项和次栈顶单元
77 、 单选题
在关于二地址指令的描述中,正确的是()。
A : 指令的地址码字段存放的一定是操作数
B : 指令的地址码字段存放的一定是操作数地址
C : 指令的地址码字段存放的一定是寄存器号
D : 运算结果通常存放在其中一个地址码所提供的地址中
正确答案: D
解析:
二地址指令通常包括R-R型、R-M型和M-M型3类,指令的地址码字段可能是操作数地址,
也可能是寄存器号。有些计算机允许其中一个操作数是立即寻址,则指令的地址码字段
存放的是该操作数。
78 、 单选题
下面所列的()不属于系统总线接口的功能。
A : 状态设置B : 数据转换
C : 数据缓冲
D : 完成算术和逻辑运算
正确答案: D
解析:
系统总线接口的功能有:控制、数据缓存、状态设置、数据转换、对接口本身进行调整、
程序中断。
79 、 单选题
关于数据传输过程中的总线定时的说法正确的是()。
A : 同步定时简单、无等待答复时间
B : 同步定时快慢速设备协调适应性好
C : 同步定时需要传握手信号使总线带宽窄,总线周期长
D : 异步定时以最慢的设备设计、若设计好后不能再接低速设备
正确答案: A
解析:
同步定时的优点是:简单,无等待答复时间;缺点是:对速度各不相同的部件而言,必
须按照速度最慢的部件来设计公共时钟,严重影响总线的工作效率。同步定时不需要传
握手信号;异步定时通信是采用应答方式进行通信的,没有公共的时钟标准。
80 、 单选题
主存地址寄存器MAR的位数与下列哪个寄存器相同?()
A : 主存数据寄存器MDR
B : 程序计数器PC
C : 指令寄存器IR
D : 累加器AC
正确答案: B
解析:
主存地址寄存器MAR和程序计数器PC的位数都取决于主存储器的容量,二者位数相等。
81 、 单选题
若十进制数为132.75,则相应的十六进制数为()。
A : 21.3
B : 84.CC : 24.6
D : 84.6
正确答案: B
解析:
十进制数转化为十六进制数时,采用除16取余法;对于小数的转化,采用乘16取整法:
将小数乘以16,所得积的整数部分转换为十六进制。此题经转换后得十六进制数为84.C。
82 、 单选题
CPU的工作周期为20ns,主存存取周期为10ns,此时DMA接口适合采用()方式与CPU共
享主存。
A : 停止CPU访问主存
B : 周期挪用
C : DMA与CPU交替访存
D : 以上无正确选项
正确答案: C
解析:
由于CPU工作周期为主存周期的2倍,故可将其分为两个分周期,其中一个供DMA接口
访存,另一个供CPU访存,即DMA与CPU交替访存,这样可以在不影响CPU效率的前提
下充分利用主存带宽。
83 、 单选题
微指令格式中,水平微指令的编码通常采用直接表示法、字段直接编码法、混合表示法
三种方式,其中()微指令的每一位即是一个控制信号。
A : 直接表示法
B : 字段直接编码法
C : 混合表示法
D : 全部三种
正确答案: A
解析:
直接表示法:特点是操作控制字段中的每一位代表一个微命令。这种方法的优点是简单
直观,其输出直接用于控制;缺点是微指令字较长,因而使控制存储器容量较大。编码
表示法:即字段直接编码法,编码表示法是把一组相斥性的微命令信号组成一个小组(即
一个字段),然后通过小组(字段)译码器对每一个微命令信号进行译码,译码输出作为操
作控制信号。混合表示法:是把直接表示法与字段编码法混合使用,以便能综合考虑指
令字长、灵活性、执行微程序速度等方面的要求。84 、 单选题
统一编址的情况下,就I/O设备而言,其对应的I/O地址说法错误的是()。
A : 要求固定在地址高端
B : 要求固定在地址低端
C : 要求相对固定在地址的某部分
D : 可以随意在地址的任何地方
正确答案: D
解析:
在统一编址方式下,指令靠地址码区分内存和I/O设备,如果随意在地址的任何地方,将
给编程造成极大的混乱。
85 、 单选题
状态寄存器中的各个状态标志位是依据()来置位的。
A : 算术逻辑部件上次的运算结果
B : CPU将要执行的指令
C : PU已执行的指令
D : 累加器中的数据
正确答案: A
解析:
状态寄存器中的各个状态标志位是依据算术逻辑部件上次的运算结果来置位的。
86 、 单选题
微程序放在()中。
A : 控制存储器
B : RAM
C : 指令寄存器
D : 内存
正确答案: A
解析:
CPU内部有一个控制存储器,里面存放着各种程序指令对应的微程序段。当CPU执行一
句程序指令时,会从控制存储器里取一段与该程序指令对应的微程序解释执行,从而完
成该程序语句的功能。87 、 单选题
微程序存放在CPU的哪个部件中()。
A : 主存储器
B : 存储器控制器
C : 控制存储器
D : 辅助存储器
正确答案: C
解析:
微程序存放在控制存储器中。存控与控存的区别:控存用来存放微程序,而存控是用来
管理协调CPU、DMA控制器等对主存储器访问的部件。
88 、 单选题
正逻辑下的“或一非”门是负逻辑下的()。
A : “与”门
B : “或”门
C : “与—非”门
D : “异”或门
正确答案: C
解析:
或是选择一个,与是和的关系。正逻辑的或非门是负逻辑的与非门;正逻辑与非门是负
逻辑的或非门。
89 、 单选题
计算机外部设备是指()。
A : 远程通信设备
B : 外存设备
C : 输入输出设备
D : 除CPU和内存以外的其他设备
正确答案: D
解析:
硬件系统可以划分为主机和外部设备。其中主机包括CPU和内存,而外部设备主要包括
外存、输入设备和输出设备。90 、 单选题
有些计算机将一部分软件永恒地存于只读存储器中,称之为()。
A : 硬件
B : 软件
C : 固件
D : 辅助存储器
正确答案: C
解析:
同一项功能,既可以用硬件实现,处理速度和实现成本可能高一些;也可以用软件实现,
会降低硬件成本但运行速度可能要慢一些。通常人们把原来用软件实现的一项功能改为
用硬件来实现,则称这一硬件为固件。
91 、 单选题
Windows操作系统中,显示器的刷新频率值设置过低会()。
A : 降低显示器的使用寿命
B : 降低了显示器分辨率
C : 显示屏变亮
D : 以上都不对
正确答案: D
解析:
将显示器的刷新频率设置过高,有利于保护眼睛,但是这样会造成显示器过载高,老化
快,从而缩短显示器的寿命;但若设置过低,就会造成屏幕闪烁。
92 、 单选题
现代计算机中采用二进制数制是因为二进制数的优点是()
A : 代码表示简短.易读
B : 物理上容易实现且简单可靠;运算规则简单;适合逻辑运算
C : 容易阅读,不易出错
D : 只有0、1两个符号,容易书写
正确答案: B
解析:
现代计算机中采用二进制数制是因为二进制数的优点是物理上容易实现且简单可靠:运
算规则简单;适合逻辑运算。93 、 单选题
必须先通过计算才能得出有效地址的寻址方式是()。
A : 立即寻址
B : 直接寻址
C : 变址寻址
D : 间接寻址
正确答案: C
解析:
94 、 单选题
关于挂接在总线上的多个部件,下列说法正确的是()。
A : 只能分时向总线发送数据,并只能分时从总线接收数据
B : 只能分时向总线发送数据,但可同时从总线接收数据
C : 可同时向总线发送数据,并同时从总线接收数据
D : 可同时向总线发送数据,但只能分时从总线接收数据
正确答案: B
解析:
为了使总线上的数据不发生“碰撞”,挂接在总线上的多个设备任意时刻只能有一个设
备可以向总线传送数据,而从总线上接收数据的设备可有多个,因为接收数据的设备不
会对总线产生“干扰”。
95 、 单选题
正数18的二进制形式的补码为()。
A : 11101101
B : 11101110
C : 00010010
D : 00010011
正确答案: C
解析:
十进制正数的补码等于原码。可以采用除2取余数法,即每次将整数部分除以2,取余数,
商继续除以2,直到商为0为止,最后读数时将所有余数倒序排列即为与该十进制数等值
的二进制形式的补码。96 、 单选题
指令()从主存中读出。
A : 总是根据程序计数器
B : 有时根据程序计数器,有时根据转移指令
C : 根据地址寄存器
D : 有时根据程序计数器,有时根据地址寄存器
正确答案: A
解析:
程序计数器用于指出F一条指令在主存中的存放地址,执行转移指令后也需将目标指令
地址传到程序计数器中。CPU正是根据程序计数器中的内容去主存取指令的。
97 、 单选题
计算机的存储器采用分级存储体系的目的是()。
A : 解决存储容量、价格与存取速度间的矛盾
B : 便于读写数据
C : 减小机箱的体积
D : 便于系统升级
正确答案: A
解析:
计算机存储系统有两大部分,分别是主存速度快、价格高;外存价格低、速度慢。
98 、 单选题
将高级语言源程序翻译为机器语言程序的过程中常引人中间代码。以下关于中间代码的
叙述中,错误的是()。
A : 不同的高级程序语言可以产生同一种中间代码
B : 中间代码与机器语言代码在指令结构上必须一致
C : 使用中间代码有利于提高编译程序的可移植性
D : 使用中间代码有利于进行与机器无关的优化处理
正确答案: B
解析:
“中间代码”是一种简单且含义明确的记号系统,与具体的机器无关,可以有若干种形
式。可以将不同的高级程序语言翻译成同一种中间代码。由于与具体机器无关,使用中
间代码有利于进行与机器无关的优化处理,以及提高编译程序的可移植性。99 、 单选题
未来计算机的发展趋势是()
A : 巨型化、大型化、网络化、智能化、自动化
B : 巨型化、微型化、网络化、智能化、多媒体化
C : 巨型化、大型化、中型化、小型化、微型化
D : 巨型化、微型化、网络化、自动化、多功能化
正确答案: B
解析:
计算机未来的发展趋势是:巨型化、微型化、网络化、智能化和多媒体化。
100 、 单选题
下列说法中错误的是()。
A : 程序查询方式下,CPU与I/O设备串行工作
B : 程序中断方式下,CPU与I/O设备并行工作
C : DMA方式下,主程序可与I/O数据传送并行工作
D : 实现了DMA方式的系统中,程序中断方式没有存在的必要
正确答案: D
解析:
DMA方式比较适合成块数据的I/O传送,但在实现了DMA方式的系统中,DMA传送结束
时需要用中断方式来通知CPU进行后处理;当有紧急情况发生时,也需要中断方式来进
行处理。
101 、 单选题
下列关于补码除法说法正确的是()。
A : 补码不恢复除法中,够减商。,不够减商l
B : 补码不恢复余数除法中,异号相除时,够减商。,不够减商1
C : 补码不恢复除法中,够减商1,不够减商。
D : 以上都不对
正确答案: B
解析:
补码除法(不恢复余数法/加减交替法),异号相除是看够不够减,然后上商,够减则商0,
不够减商1。102 、 单选题
Cache存储器常用的地址映像方式是()。
A : 组相联映象
B : 段页表映象
C : 全相联映象
D : 页表法映象
正确答案: A
解析:
组相联方式将主存中的区和Cache中的块再分成组。主存的每个区和Cache的大小一样,
将主存中每个区和Cache中再分为同样组数。这里规定主存中的组和缓存中的组采取直
接映像方式,即主存中任何区的0组只能放存放到Cache中的0组,1组只能存放到Cache
中1组,而每个组内的块采取全相连映像方式。即主存一组内的块可任意存到Cache相应
组号内的任意块中。既具备了直接映像方式的简单和速度快的优点,同时也很好地降低
了冲突率。即冲突率比直接映像方式低,但比全相联映象方式高。优点:块的冲突概率
比较低,块的利用率大幅度提高,块失效率明显降低。
103 、 单选题
总线的异步通信方式()。
A : 不采用时钟信号,只采用握手信号
B : 既采用时钟信号,又采用握手信号
C : 只采用时钟信号,不采用握手信号
D : 既不采用时钟信号,又不采用握手信号
正确答案: A
解析:
异步通信克服了同步通信的缺点,允许各模块速度的不一致性,给设计者充分的灵活性
和选择余地。它没有公共的时钟标准,不要求所有部件严格的统一操作时间,而是采用
应答方式(又称握手方式),即当主模块发出请求信号时,一直等待从模块反馈回来“响
应”信号后,才开始通信。
104 、 单选题
RAM具有的特点是()。
A : 海量存储
B : 存储在其中的信息可以永久保存
C : 一旦断电,存储在其上的信息将全部消失且无法恢复
D : 存储在其中的数据不能改写
正确答案: C解析:
RAM具有的特点是一旦断电,存储在其上的信息将全部消失且无法恢复。与RAM相比,
外存关机后信息不会丢失,存储在其中的信息可以永久保存。
105 、 单选题
微机中1KB表示的二进制位数是()。
A : 1000
B : 8×1000
C : 1024
D : 8×1024
正确答案: D
解析:
1字节代表8位二进制数,1K=1024,因此,1KB表示的二进制位数是8×1024。
106 、 单选题
若运行大型软件时硬盘灯频繁闪烁,则可能是因为计算机频繁读写硬盘,导致这种情况
最可能的原因是()。
A : 硬盘容量太小
B : CPU速度太慢
C : 内存容量太小
D : 硬盘分区不合理
正确答案: C
解析:
物理内存太小,在运行程序时会导致内存不足,就会调用虚拟内存,虚拟内存是用硬盘
代替物理内存的,大量的数据交换导致硬盘频繁读写。如果物理内存足够,自己未进行
读写操作(关闭所有应用程序,在桌面待机),还有大量读写,就可能是病毒了。
107 、 单选题
取指令操作()。
A : 受到上一条指令的操作码控制
B : 受到当前指令的操作码控制
C : 受到下一条指令的操作码控制
D : 是控制器固有的功能,不需要在操作码控制下进行
正确答案: D解析:
取指令阶段完成的任务是将现行指令从主存中取出来并送至指令寄存器中去。这个操作
是公共的操作,与具体的指令无关,所以不需要操作码的控制。
108 、 单选题
同步控制常用于()作为其主要控制方式。
A : 在速度差异比较大的器件之间
B : 微型机的CPU控制中
C : 组合逻辑控制的CPU中
D : 在速度基本匹配的高速器件之间
正确答案: D
解析:
速度基本匹配的高速器件之间,常采用同步控制,工作速度差异较大的设备之间,采用
异步控制方式较为合适。
109 、 单选题
存储器的存取周期是指(),通常存取周期大于存储器的读出时间。
A : 读出一个存储单元所用的时间
B : 执行一条指令所用的时间
C : 连续两次读写同一存储单元的最小时间间隔
D : 时钟周期
正确答案: C
解析:
读周期是指对芯片进行两次连续读操作的最小间隔时间,写周期是指对芯片进行连续两
次写操作的最小间隔时间。存取周期是指对芯片进行连续两次读写操作的最小间隔时间。
110 、 单选题
磁表面存储器不具备的特点是()。
A : 存储密度高
B : 可脱机保存
C : 速度快
D : 容量大
正确答案: C
解析:磁表面存储器一般用作外存,外存的速度与内存相比较慢。
111 、 单选题
零地址指令的操作数一般隐含在()中。
A : 磁盘
B : 磁带
C : 寄存器
D : 光盘
正确答案: C
解析:
零地址指令只有操作码,没有操作数。这种指令有两种情况:一是无需操作数,另一种
是操作数为隐含的,默认为操作数在寄存器中,指令可直接访问寄存器。
112 、 单选题
主板上CMOS芯片主要用途是()。
A : 存放基本输入输出系统(BIOS)程序
B : 管理内存与CPU的通讯
C : 存储时间、日期、硬盘参数与计算机配置信息
D : 存放引导程序和质检程序
正确答案: C
解析:
主板CMOS的主要用途是存储时间,日期,硬件参数和计算机配置信息。
113 、 单选题
微量计算机中各部件之间是用()连接起来的。
A : 地址总线
B : 控制总线
C : 数据总线
D : 系统总线
正确答案: D
解析:
系统总线又称内总线或板级总线。因为该总线是用来连接微机各功能部件而构成一个完
整微机系统的,所以称之为系统总线。系统总线是微机系统中最重要的总线,人们平常
所说的微机总线就是指系统总线,如PC总线、AT总线(ISA总线)、PCI总线等。114 、 单选题
4片74181ALU和1片74182CLA器件相配合,具有()进位传递功能。
A : 行波进位
B : 组内先行进位,组件先行进位
C : 组内先行进位,组间行波进位
D : 组内行波进位,组间先行进位
正确答案: B
解析:
74181是能完成4位二进制代码的算逻运算部件,其4位进位是同时产生的;74182为先
行进位部件。
115 、 单选题
程序员编制程序所使用的地址是()。
A : 辅存实地址
B : 主存地址
C : 有效地址
D : 逻辑地址
正确答案: D
解析:
逻辑地址是程序员编程时使用的地址。主存物理地址是程序在主存中的实际地址。
116 、 单选题
微型计算机的内存编址方式是()。
A : 按字长编址
B : CPU型号不同而编址不同
C : 按二进制位编址
D : 按字节编址
正确答案: D
解析:
存储器以字节为单位存储信息,为区别不同的字节存储单元,每个存储单元都被指定一
个唯一的编号,称为该单元的物理地址,地址编号从0开始,按顺序加1,一般用十六进
制格式表示。117 、 单选题
IEEE754标准中的舍八模式可以用于二进制数也可以用于十进制数,在采用舍入到最接
近且可表示的值时,若要舍八成两个有效数字形式,(12.5)。应该舍入为()。
A : 11
B : 3
C : 12
D : 10
正确答案: C
解析:
由于最后一位是5,采用取偶数的方式,整数部分为偶数时向下取整、为奇数时向上取
整,而要使结果中最小有9位数是偶数,则Ⅲ(12.5)D向下舍入为12。
118 、 单选题
某计算机有8个主设备竞争总线使用权,使用链式请求方式进行总线判优控制,则该机
为实现总线判优控制需要的控制线数为()。
A : 3
B : 5
C : 16
D : 无法确定
正确答案: A
解析:
链式请求方式下,为实现总线判优控制,需要1根总线请求线、l根总线忙线、l根总线同
意线,共3根控制线。
119 、 单选题
IEEE754标准规定的单精度数为32位,其中符号位1位,阶码8位,尾数23位,则它所能
表示的最大规格化正数是()。
正确答案: D
解析:阶码为8位,故可算出阶码取值范围为0到2的8次方,即0到255。所以可以排除ABC选项。
120 、 单选题
在DMA方式中,“批量传送结束”的监测由下列选项中的()负责。
A : CPU
B : DMA接口或DMA控制器
C : 总路线控制器
D : 主存缓冲区
正确答案: B
解析:
DMA方式中,I/O设备得到总线的控制权后,数据传送就由DMA接口进行管理,当字计
数器溢出时,向CPU提出中断请求,表示批量传送结束。
121 、 单选题
某机字长32位,总线数据线宽度是16位,一个总线周期占用4个时钟周期,总线时钟频
率为10MHz,则总线带宽是()。
A : 5MB/s
B : 10MB/s
C : 20MB/s
D : 40MB/s
正确答案: A
解析:
总线数据宽度16位,即2B;一个总线周期占用4个时钟周期,总线时钟频率为10MHZ,
即1s内共有2.5M个总线周期,共可传输5MB数据,总线带宽为5MB/s。
122 、 单选题
挂接在总线上的多个部件()
A : 只能分时向总线发送数据,并只能分时从总线接收数据
B : 只能分时向总线发送数据,但可同时从总线接收数据
C : 可同时向总线发送数据,并同时从总线接收数据
D : 可同时向总线发送数据,但只能分时从总线接收数据
正确答案: B
解析:
挂接在总线上的多个部件只能分时向总线发送数据,因为同时发送会造成数据碰撞。123 、 单选题
下列四种存储器中,存取速度最快的是()。
A : DRAM
B : SRAM
C : 掩模式ROM
D : EPROM
正确答案: B
解析:
由于电容充放电以及刷新需要一定的时间,所以DRAM的存取速度比SRAM慢;掩模
式ROM只可读,不可写入;EPROM采用紫外线照射擦去信息,读写时间比RAM长得多。
124 、 单选题
若视频图像每帧的数据量为6.4MB,帧速率为30帧,秒,则显示10秒的视频信息,其原
始数据量是()。
A : 64MB
B : 192MB
C : 640MB
D : 1920MB
正确答案: D
解析:
视频图像每帧的数据量为6.4MB,10秒的视频信息将显示300帧,数据的存储量
为6.4MB*30*10=1920MB。
125 、 单选题
下列部件(设备)中,存取速度最快的是()。
A : 软盘存储器
B : CPU的寄存器
C : 光盘存储器
D : 硬盘存储器
正确答案: B
解析:
寄存器是中央处理器内的组成部分。寄存器是有限存储容量的高速存储部件,速度很快,
它们可用来暂存指令、数据和地址。在中央处理器的控制部件中,包含的寄存器有指令寄存器(IR)和程序计数器(PC)。在中央处理器的算术及逻辑部件中,寄存器有累加
器(ACC)。
126 、 单选题
采用了虚拟存储器的计算机系统中,逻辑地址与物理地址相比()。
A : 两者位数相等
B : 逻辑地址位数多
C : 物理地址位数多
D : 无法判断
正确答案: B
解析:
虚拟存储器主要是为了解决存储系统的容量问题,引入虚拟存储器后,程序员编程可使
用的虚拟空间要远大物理内存容量,故逻辑地址位数要大于物理地址位数。
127 、 单选题
不同信号在同一条信号线上分时传输的方式称为()。
A : 总线复用方式
B : 并串行传输方式
C : 并行传输方式
D : 串行传输方式
正确答案: A
解析:
串行传输是指数据的传输在一条线路上按位进行。并行传输是每个数据位都需要单独一
条传输线,所有的数据位同时进行传输。不同信号在同一条信号线上分时传输的方式称
为总线复用方式。
128 、 单选题
下列四位二进制编码中,()无论在8421BCD码和余3码中,均为伪码。
A : 0010
B : 0101
C : 1011
D : 1101
正确答案: D
解析:在8421BCD码中每4位二进制表示一个十进制数,十进制范围为0~9,0000~1001。余
三码是8421BCD码与0011的和,范围为0011—1100。D项中的1101都不在8421、BCD
码和余三码的范围之内。
129 、 单选题
计算机系统采用补码运算是为了()。
A : 与手工运算方式保持一致
B : 提高运算速度
C : 简化计算机的设计
D : 提高运算精度
正确答案: C
解析:
因为补码的0的表示方法具有唯一性,而且数据在进行计算的时候也具有封闭性,所以
能够简化电路的逻辑,简化计算机设计。补码运算使计算机硬件能利用加法来实现其他
运算,如减法。
130 、 单选题
二进制数10011101转换成十六进制数为()。
A : 109
B : 9D
C : 9A
D : 99
正确答案: B
解析:
131 、 单选题
-0.5表示为IEEE754标准短实数的机器数形式为()
A : 11000000010000000000000000000000
B : 11000000000000000000000000000000
C : 10111111000000000000000000000000
D : 01111111100000000000000000000000正确答案: C
解析:
132 、 单选题
动态RAM的刷新是以()为单位进行的。
A : 存储矩阵
B : 行
C : 列
D : 存储单元
正确答案: D
解析:
动态存储器是采用“读出”的方式进行刷新。因为MOS存储单元在读出过程中恢复
了MOS管栅极电容电荷,就可以保持原单元的内容,所以读出过程就是刷新过程。一般
来说在刷新过程中只改变行选地址,每次刷新一行。依次对存储器的每一行进行读出,
就可以完成对整个DRAM的刷新。每次刷新一行只是从宏观的操作地址变化来说的,对
于每一行的各个存储单元,要分别读出进行刷新。
133 、 单选题
计算机中表示地址时,采用()。
A : 原码
B : 补码
C : 反码
D : 无符号数
正确答案: D
解析:
计算机内并没有负地址这样的说法,负地址并没有意义。所以计算机使用无符号数来表
示地址。
134 、 单选题
下列各选项是采用奇偶校验码编码的ASCII码,所有编码都未发生错误,采用偶校验的
是()。A : 01001101
B : 0011001
C : 10101101
D : 1101000
正确答案: A
解析:
编码未发生错误,故编码中1的个数为偶数的就是采用偶校验编码的。
135 、 单选题
多重中断方式下,开中断的时间应选择在()之后。
A : 保护断点
B : 保护现场
C : 中断周期
D : 恢复现场
正确答案: B
解析:
多重中断方式下,为了能够及时响应其他更高优先级的中断,且保证能在响应更高优先
级的中断后正确返回原中断服务程序,开中断的时间应选择在保护现场之后。
136 、 单选题
最能确保提高虚拟存储器访主存的命中率的改进途径是()。
A : 采用LRU替换算法并增大页面数
B : 增大辅存容量
C : 采用FIFO替换算法并增大页面
D : 采用LRU替换算法并增大页面
正确答案: A
解析:
LRU是LeastRecentlyUsed的缩写,即最近最久未使用,常用于页面置换算法,是为虚拟
页式存储管理服务的。页面数增多,则可以存储更多的数据。
137 、 单选题
利用时间重叠概念实现并行处理的是()。
A : 并行(阵列)处理机
B : 相联处理机C : 流水处理机
D : 多处理机
正确答案: C
解析:
时间重叠是在并行性概念中引入时间因素,让多个处理过程在时间上相互错开,轮流重
叠地使用同一套硬件设备的各个部分,以加快硬件周转。流水处理机是利用时间重叠概
念实现并行处理的。
138 、 单选题
存储器用来存放()。
A : 数据
B : 程序
C : 数据和程序
D : 正在被执行的数据和程序
正确答案: C
解析:
计算机中的存储器的作用是存放数据和程序。
139 、 单选题
在计算机领域中通常用MIPS来描述()。
A : 计算机的可运行性
B : 计算机的运算速度
C : 计算机的可靠性
D : 计算机的可扩充性
正确答案: B
解析:
在计算机领域中,计算机的运算速度是指计算机每秒钟能执行的指令数.一般以每秒所能
执行的百万条指令数来衡量,单位为每秒百万条指令(MIPS)。
140 、 单选题
用于对某个寄存器中操作数的寻址方式称为()寻址。
A : 直接
B : 间接
C : 寄存器直接D : 寄存器间接
正确答案: C
解析:
操作数在寄存器中,为(寄存器)寻址方式,如MOVA,RO,即把RO中的值20H放入累加
器A中,即A=20H。操作数地址在寄存器中,为(寄存器间接)寻址方式,如MOVA,@RO,
即把RO中的值做为操作数的地址,把此地址中的值放入累加器A中,即把内存单元20H
中的值放入A中,如此地址单元中的值为5,则A=5。
141 、 单选题
一张软磁盘上存储的内容,在该盘(),其中数据可能丢失。
A : 放置在声音嘈杂的环境中若干天后
B : 携带通过海关的X射线监视仪后
C : 被携带到强磁场附近后
D : 与大量磁盘堆放在一起后
正确答案: C
解析:
磁盘是在金属或塑料片上涂一层磁性材料制成的,由于强大磁场的影响,可能会改变磁
盘中的磁性结构,造成该盘数据丢失。
142 、 单选题
程序控制类指令的功能是()。
A : 进行算术运算和逻辑运算
B : 进行主存与CPU之间的数据传送
C : 进行CPU和I/O设备之间的数据传送
D : 改变程序执行的顺序
正确答案: D
解析:
程序控制类指令的功能是改变程序执行的顺序。
143 、 单选题
下列关于双核技术的叙述中,正确的是()。
A : 双核就是指主板上有两个CPU
B : 双核是利用超线程技术实现的
C : 双核就是指CPU上集成两个运算核心D : 主板上最大的一块芯片就是核心
正确答案: C
解析:
双核简单来说就是2个核心,核心(core酷睿2)又称为内核,是CPU最重要的组成部
分。CPU中心那块隆起的芯片就是核心,是由单晶硅以一定的生产工艺制造出来
的,CPU所有的计算、接受/存储命令、处理数据都由核心执行。A:每台主机只有一
个CPU;B:是多线程技术实现的;D:主板上最大的芯片是北桥芯片。
144 、 单选题
信息只用一条传输线,且采用脉冲传输的方式称为()。
A : 串行传输
B : 并行传输
C : 并串行传输
D : 分时传输
正确答案: A
解析:
串行传输即串行通信,是指使用一条数据线,将数据一位一位地依次传输,每一位数据
占据一个固定的时间长度。其只需要少数几条线就可以在系统间交换信息,特别适用于
计算机与计算机、计算机与外设之间的远距离通信。
145 、 单选题
下列有关存储器的说法错误的是()。
A : 访问存储器的请求是由CPU发出的
B : Cache与主存统一编址,即主存空间的某一部分属于Cache
C : ache的功能全由硬件实现
D : Cache~主存层次主要为了解决存储系统的速度问题
正确答案: B
解析:
Cache中字块保存的是主存中相应字块的副本,Cache是一种高速缓冲存储器,而不是与
主存处于同等地位的存储器,故不需要占用主存空间。
146 、 单选题
在32位处理器上,假设栈顶指针寄存器的当前值为0×00FFFFE8,那么在执行完指
令“pusheax”(eax为32位寄存器)后,栈指针的当前值为()。
A : 0×00FFFFE4B : 0×00FFFFE6
C : 0×00FFFFEA
D : 0×00FFFFEC
正确答案: A
解析:
“pusheax”是一条进栈指令,进栈时要先修改栈指针,32位数据占4个字节,存储器按
字节编址,所以栈指针-4。
147 、 单选题
在中断响应过程中,CPU保护程序计数器的主要目的是()。
A : 使CPU能找到中断服务程序的入口地址
B : 为了实现中断嵌套
C : 为了使CPU在执行完中断服务程序能回到被中断程序的断点处
D : 为了使CPU与I/O设备并行工作
正确答案: C
解析:
中断响应过程大致如下:CPU收到中断请求信号后,如果CPU内部的中断允许触发器为1,
则在当前指令执行完后,响应中断。保护好被中断的主程序的断点及现场信息,根据中
断类型码从中断向量表中找到对应的中断服务程序的入口地址,从而进入中断服务程序。
中断服务程序执行完毕后,CPU返回断点处继续执行刚才被中断的程序。为了能返回断
点处继续执行刚才被中断的程序,CPU需具有程序计数器。程序计数器保存了断点处的
地址,只要知道这个地址就可以返回了。
148 、 单选题
浮点加减运算结果满足()时,庶作“机器零”处理。
A : 尾数为“全。”
B : 阶码上溢
C : 阶码下溢
D : A或者C
正确答案: D
解析:
当尾数为“全0”时,不论阶码为何值,该浮点数真值都为0,应作“机器零”处理;当
阶码下溢时,说明浮点数的真值小于该机可以表示的最小值,也府作“机器零”处理。
149 、 单选题中断系统是由()实现的。
A : 仅用硬件
B : 仅用软件
C : 软、硬件结合
D : 以上都不对
正确答案: C
解析:
中断装置和中断处理程序统称为中断系统。中断系统是计算机的重要组成部分,由硬件
与软件结合实现的。中断分为硬件中断与软件中断。
150 、 单选题
在采用增量计数器法的微指令中,下一条微指令的地址存放的位置是()。
A : 在当前微指令中
B : 在微指令地址计数器中
C : 在程序计数器中
D : 在机器指令的地址码中
正确答案: B
解析:
在增量方式下,下一条微指令的地址应该由微程序计数器形成。
151 、 单选题
若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是()。
A : 原码
B : 补码
C : 反码
D : 移码
正确答案: B
解析:
本题考查计算机的数据表示。(1)原码:将最高位用作符号位(0表示正数,1表示负数),
其余各位代表数值本身的绝对值的表示形式。(2)反码:正数的反码与原码相同:负数的
反码符号位为1,其余各位为该数绝对值的原码按位取反。(3)补码:正数的补码与原码
相同;负数的补码是该数的反码加1。(4)移码:常用于浮点数中阶码的表示。题目中给
出的是一个负数,其值是-0.1010,那么它的原码、反码、补码应该分别
是1.1010、1.0101、1.0110。152 、 单选题
设指令中的地址码为A,变址寄存器为X,程序计数器为PC,则变址间址寻址方式的操作
数有效地址EA是()。
A : ((PC)+A)
B : ((X)+A)
C : (X)+(A)
D : (X)+A
正确答案: B
解析:
变址问址寻址方式就是先变址后问址,在1个选项中,A项为相对寻址,C项为问址变址
寻址,D项为变址寻址。
153 、 单选题
下列关于PCI总线的说法中错误的是()。
A : PCI总线采用集中式总线判优控制方式
B : PCI总线是一种16位的并行总线
C : PCI总线具有自动配置能力
D : PCI总线在PC机中得到了广泛的使用
正确答案: B
解析:
PCI总线是一种32位或64位的并行总线。
154 、 单选题
某机主存容量64KB,按字节编址。主存地址OIOOH处有一条相对转移指令,指令字
长16位,其中,第一个字节为操作码,第二个字节为相对位移量(用补码表示),则该指
令执行结束后,后继指令的地址范围可能是()。
A : OOOOH~FFFFH
B : 0080H~017FH
C : 0082H~0181H
D : 0080H~OIFFH
正确答案: C
解析:
该指令取指结束后,PC值自动加2,即(PC)=0102H;相对位移量用8位补码表示,故其
范围为80H~7FH,扩展到16位为FF80H~007FH,与PC值相加就可得后继指令的地址范围为0082H~0181H。
155 、 单选题
为了便于实现多级中断,保存现场信息最有效的方法是采用()。
A : 通用寄存器
B : 堆栈
C : 存储器
D : 外存
正确答案: B
解析:
多级中断中,寄存器的个数很有可能不够用,会造成覆盖上层中断的现场信息的错误。
用外存保存现场信息,速度太慢。常用的方法是用堆栈保存中断的现场信息,堆栈后进
先出的特点正好符合中断返回内层先返回外层后返回的要求。
156 、 单选题
逻辑运算1001∪1011=()。
A : 1001
B : 1011
C : 1101
D : 1100
正确答案: B
解析:
因为0∪0=0;0∪1=1;1∪0=1;1∪1=1。所以,1001∪1011=1011。
157 、 单选题
将键盘的小写字母输入状态改为大写字母,应按()。
A : CapsLock键
B : Tab键
C : trl+Shift键
D : Alt+F2键
正确答案: A
解析:
CapsLock键可以将键盘的小写字母输入状态改为大写状态。158 、 单选题
ASCII码是对()进行编码的一种方案,它是美国标准信息交换代码的缩写。
A : 字符
B : 汉字
C : 声音
D : 图形符号
正确答案: A
解析:
ASCII码是对字符进行编码的一种方案,它是美国标准信息交换代码的缩写。
159 、 单选题
在堆栈寻址中,设A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元。如果进栈
操作顺序是:(SP)-1→SP,(A)→Msp,那么出栈操作的顺序应是()。
A : (Msp)→A,(SP)+1→SP
B : (SP)+1→SP,(Msp)→A
C : (SP)-1→SP,(Msp)→A
D : (Msp)→A,(SP)-1→SP
正确答案: A
解析:
堆栈是按特定顺序进行访问的存储区,其访问方式是后进先出,即先存入的数据后读出。
对堆栈的操作有入栈和出栈两种,两者的操作完全相反,包括功能和顺序均相反。
160 、 单选题
硬盘存储器在寻找数据时()。
A : 盘片不动,磁头运动
B : 盘片运动,磁头不动
C : 盘片、磁头都运动
D : 盘片、磁头都不动
正确答案: C
解析:
磁盘以恒定转速旋转。悬挂在头臂上具有浮动面的头块(浮动磁头),靠加载弹簧的力量
压向盘面,盘片表面带动的气流将头块浮起。头块与盘片间保持稳定的微小间隙。经滤
尘器过滤的空气不断送入盘腔,保持盘片和头块处于高度净化的环境内,以防头块与盘
面划伤。根据控制器送来的磁道地址(即圆柱面地址)和寻道命令,定位电路驱动器将磁
头移至目标磁道上。161 、 单选题
计算机中常采用原码、反码、补码和移码表示数据,其中,±0编码相同的是()。
A : 原码和补码
B : 反码和补码
C : 补码和移码
D : 原码和移码
正确答案: C
解析:
设机器字长为n(即采用n个二进制位表示数据),最高位是符号位,0表示正号,1表示负
号。原码表示方式下,除符号位外,n-1位表示数值的绝对值。因此,n为8时,[+0]
原=0000000,[-0]原=10000000。正数的反码与原码相同,负数的反码则是其绝对值按
位求反。n为8时,数值0的反码表示有两种形式:[+0]反=00000000,[-0]反=111111111。
正数的补码与其原码和反码相同,负数的补码则等于其反码的末尾加1。在补码表示中,
0有唯一的编码:[+0]原=0000000,[-0]原=0000000。移码表示法是在数叉上增加一个
偏移量来定义的,常用于表示浮点数中的阶码。机器字长为n时,在偏移量为2的情况下,
只要将补码的符号位取反便可获得相应的移码表示。
162 、 单选题
定点数采用模4补码,即变形补码进行加减运算时,判断溢出的方法是()。
A : 符引立进位与最高数值位进位相异时表明溢出
B : 实际参与运算的两数符号位相同,结果又与原操作数符号不同时表明湔出
C : 双符号位不同时表明溢出
D : 以上都正确
正确答案: D
解析:
采用模4补码进行加减运算时,直接通过判断双符号位是否相同来判断溢出最为方便。
163 、 单选题
关于超标量技术,下列说法正确的是()。
A : 缩短原来流水线的处理器周期
B : 在每个时钟周期内同时并发多条指令
C : 把多条能并行操作的指令组合成一条具有多个操作码字段的指令
D : 以上都不对
正确答案: B解析:
超标量技术是每个时钟周期内可并发多条独立指令。将两条或两条以上指令以并行操作
方式编译并执行。
164 、 单选题
在总线中起数据暂存和缓冲作用的器件是()。
A : 总线控制器
B : 总线缓冲器
C : 总线传输器
D : 三态门
正确答案: B
解析:
总线缓冲器在总线传输中起数据暂存缓冲的作用。其典型芯片有74LS244
和74LS245。74LS244是一种8位三态缓冲器,可用来进行总线的单向传输控
制。74LS245是一种8位的双向传输的三态缓冲器,可用来进行总线的双向传输控制,所
以也称总线收发器。
165 、 单选题
字长16位的补码定点小数的表示范围是()。
正确答案: C
解析:
166 、 单选题
地址总线为A15(高位)~A0(低位),若用1K×4的存储芯片组成4K字节存储器,并且以地址
总线的高位做片选,则加在各存储芯片上的地址线是()。
A : 15~A0
B : A11~A0C : A9~A0
D : A8~A0
正确答案: C
解析:
167 、 单选题
海明校验码是在n个信息位之外增设k个校验位,从而形成一个k+n位的新的码字,使新
的码字的码距比较均匀地拉大。n与k的关系是()。
正确答案: A
解析:
168 、 单选题
已知计算机存储器按字节编址,指令字长32位,则一条指令结束后,PC值应自动加()。
A : 1
B : 2
C : 4
D : 以上都不对
正确答案: C
解析:
存储器按字节编址,指令字长32位=4B,故PC值应在每条指令执行结束后自动加4。
169 、 单选题电子计算机问世至今,新型机器不断推陈出新,但不管怎么更新,依然具有“存储程
序”的特点,最早提出这种概念的是()。
A : 比尔·盖茨
B : 艾兰·图灵
C : 戈登·摩尔
D : 冯·诺依曼
正确答案: D
解析:
A项,比尔·盖茨是微软集团的创始人,是Windows操作系统的开创者;B项,艾兰.图灵
是计算机的伟大先驱,奠定了计算机的理论基础;C项,戈登·摩尔是摩尔定律的发现者;
D项,冯,诺依曼提出了电子计算机中存储程序原理,将程序像数据一样存储到计算机
内部存储器中。
170 、 单选题
程序计数器PC在()中。
A : 运算器
B : 控制器
C : 存储器
D : I/O接口
正确答案: B
解析:
控制和状态寄存器有程序计数器、指令寄存器、存储地址寄存器、存储数据寄存器。程
序计数器作用:保持的总是将要执行的下一条指令的地址。顺序执行时PC+1;遇转移指
令时,PC的内容由IR中的地址字段取得。程序计数器具有寄存信息和计数两种功能,位
于控制器内。
171 、 单选题
双向打印机的特点是()。
A : 先从左向右打印,再从右向左打印
B : 左右双向同时打印
C : 既可选择从左向右打印,也可选择从右向左打印
D : 具有两个打印头
正确答案: A
解析:
双向打印机的特点是双向,即先从左到右,再从右到左。172 、 单选题
常说的显示器的颜色数为真彩色,指它的颜色位数是()。
A : 24位
B : 18位
C : 16位
D : 20位
正确答案: A
解析:
色彩数就是屏幕上最多显示多少种颜色的总数。对屏幕上的每一个像素来说,256种颜
色要用8位二进制数表示,即2的8次方,因此我们也把256色图形叫作8位图:如果每个
像素的颜色用16位二进制数表示,我们就叫它16位图,它可以表达2的16次方即65536
种颜色;还有24位彩色图,可以表达16777216种颜色。等离子一般都支持24位真彩色。
大多数投影机都支持24位真彩色。
173 、 单选题
下面说法正确的是()。
A : ROM不用刷新,但集成度比动态RAM高,但断电后存储的信息消失
B : 半导体RAM信息可读可写,且断电后仍能保持记忆
C : 静态RAM和动态RAM都是易失性存储器,断电后存储的信息消失
D : 动态RAM属于非易失性存储器,而静态RAM存储的信息断电后信息消失
正确答案: C
解析:
A项,ROM断电后信息不丢失;B项,半导体RAM断电后信息丢失,不能保持记忆,D项,
态RAM属于易失性存储器。
174 、 单选题
下列说法错误的是()。
A : 早期的冯·诺依曼机以存储器为中心,输入输出设备通过运算器与存储器传送数据。
B : 应用软件、系统软件和硬件构成了计算机系统的三个层次结构。
C : 衡量计算机的性能指标主要有机器字长、存储容量和运算速度。
D : 取指周期中从内存读出的信息流是指令流,它由内存流向控制器;而在执行器周期
中从内存读出的信息流是数据流,它由内存流向运算器。
正确答案: A
解析:
早期的冯,诺依曼机以运算器为中心,输入输出设备通过运算器与存储器传送数据。175 、 单选题
D/A转换器是()。
A : 把数字量转为模拟量,并把转化结果输入到计算机。
B : 把计算机输出的模拟量转换成数字量。
C : 把计算机输出的数字量转换成模拟量。
D : 把模拟量转为数字量,并把转化结果输入到计算机。
正确答案: C
解析:
D,即数字信号(DigitalSignal);A,即模拟信号(AnalogSignal)。D/A转换器是将数字量转
换成模拟量的器件。
176 、 单选题
计算机中完成解释指令、执行指令的功能部件是()。
A : 控制器
B : 运算器
C : 存储器
D : 输入输出设备
正确答案: A
解析:
指令的译码和执行都是由CPU的执行部件控制器来完成的。控制器按功能又分为算术逻
辑单元、控制器等部件。控制器负责从指令队列中取指令,并对指令进行译码,根据指
令要求控制器内部各部件发出控制指令以完成各条指令的功能。
177 、 单选题
海明码(HammingCode)是一种()。
A : 纠错码
B : 检错码
C : 语音编码
D : 压缩编码
正确答案: A
解析:
海明校验是一种利用多位校验技术来检查错误,并改正的一种校验编码技术。178 、 单选题
A : 更快
B : 更慢
C : 相等
D : 不能确定
正确答案: B
解析:
处理机执行指令的时间与存储器的平均存取周期成正比,因此只要计算出存储器的平均
存取周期,即可比较出两者的优劣。对于处理机P1,存储器的平均存取周期
为:40×0.7+(1000+40)×(1-0.7)=340ns对于处理机P2,存储器的平均存取周期
为:50×0.7+(900+50)×(1-0.7)=320ns因此可以看出,处理机P1的速度低于处理机P2的速
度,处理机P1比处理机P2更慢。
179 、 单选题
某总线有104根信号线,其中数据总线(DB)32根,若总线工作频率为33MHz,则其理论
最大传输率是()。
A : 33MB/s
B : 64MB/s
C : 132MB/s
D : 164MB/s
正确答案: C
解析:
在总线的104根信号线中,数据总线占32根,也就是4个字节,由于总线工作频率
为33MH,所以理论的最大数据传输率=4B×33MHz=132MB/s。
180 、 单选题
计算机系统中使用的CD-ROM属于()。
A : 只读型硬盘
B : 只读型大容量软盘C : 只读型光盘
D : 只读型优盘
正确答案: C
解析:
CD-ROM只读光盘;CD-WORM一次性写入光盘;CD-RW可擦写式光盘。
181 、 单选题
原码乘法是()。
A : 先取操作数绝对值相乘符号位单独处理
B : 用原码表示操作数,然后直接相乘
C : 被乘数用原码表示,乘数取绝对值,然后相乘
D : 乘数用原码表示,被乘数取绝对值然后相乘
正确答案: A
解析:
原码一位乘法中,符号位与数值位是分开进行计算的。运算结果的符号是乘数与被乘数
符号位的异或,数值部分是乘数与被乘数数值位的乘积。
182 、 单选题
下列选项中,不属于计算机外存设备的有()。
A : 移动硬盘
B : 光盘
C : U盘
D : SD卡
E : RAM
正确答案: E
解析:
RAM为随机存取存储器,属于内存。
183 、 单选题
A : 456
B : 454
C : 227D : 228
正确答案: C
解析:
184 、 单选题
冯·诺依曼机工作方式的基本特点是()。
A : 多指令流单数据流
B : 按地址访问并顺序执行指令
C : 堆栈操作
D : 存储器按内容选择地址
正确答案: B
解析:
冯,诺依曼机最重要的思想是存储程序思想——把计算过程描述为由许多命令按一定顺
序组成的程序,然后把程序和数据一起输入计算机,计算机对已存入的程序和数据处理
后,输出结果。工作时通常按照地址顺序执行指令,机器提供获得后继地址。
185 、 单选题
某计算机的指令流水线由四个功能段组成,指令流经各功能段的实际(忽略功能段之间的
缓存时间)分别是90ns,80ns,70ns,60ns,则该CPU时钟周期至少是()。
A : 60ns
B : 70ns
C : 80ns
D : 90ns
正确答案: D
解析:
时钟周期应以最长的执行时间为准,否则用时长的流水段功能将不能正确完成。
186 、 单选题
完整的计算机系统应包括()。
A : 运算器、存储器、控制器
B : 外部设备和主机
C : 主机和应用程序D : 配套的硬件设备和软件系统
正确答案: D
解析:
A项,主机的组成。B项,硬件系统的组成。C项,包括了硬件系统的一部分(主机)和软件
系统的一部分(应用程序)。完整的计算机系统包括硬件设备和软件系统。
187 、 单选题
只有当程序执行时才将源程序翻译成机器语言,并且一次只能翻译一行语句,边翻译边
执行的是()程序,把汇编语言源程序转变为机器语言程序的过程是()。Ⅰ.编译Ⅱ.目标Ⅲ.
汇编Ⅳ.解释
A : Ⅰ、Ⅱ
B : Ⅳ、Ⅱ
C : Ⅳ、Ⅰ
D : Ⅳ、Ⅲ
正确答案: D
解析:
解释程序的特点是翻译一句执行一句,边翻译边执行;由高级语言转化为汇编语言的过
程叫做编译,把汇编语言源程序翻译成机器语言程序的过程称为汇编。
188 、 单选题
存储器主要用来()。
A : 存放数据
B : 存放程序
C : 存放微程序
D : 存放程序和数据
正确答案: D
解析:
数据和命令存放在存储器中。存储器(Memory)是现代信息技术中用于保存信息的记忆设
备。其概念很广,有很多层次,在数字系统中,只要能保存二进制数据的都可以是存储
器;在集成电路中,一个没有实物形式的具有存储功能的电路也叫存储器。
189 、 单选题
硬盘查找时间的含义是()。
A : 使磁头移动到要找的柱面上所需的时间B : 在柱面上找到要找的磁道所需的时间
C : 在磁道上找到要找的扇区所需的时间
D : 在扇区中找到要找的数据所需的时间
正确答案: A
解析:
磁盘查找时间是指磁头从原先位置移动到目的磁道所需要的时间,又称为定位时间或寻
道时间。对于硬盘来说,磁头移动到目的磁道的时间就是移动到目的柱面的时间。在一
个盘组中,各记录面上相同编号(位置)的诸磁道构成一个圆柱面,所以硬盘的圆柱面数
就等于一个记录面上的磁道数,圆柱面号即对应的磁道号。
190 、 单选题
下列关于主存储器的描述中,正确的是()。Ⅰ.CPU访存时间由存储器容量决定n.ROM
和RAM在存储器中是统一编址的Ⅲ.ROM中任意一个单元可以随机访问Ⅳ.DRAM是破坏
性读出,因此需要读后重写
A : Ⅰ和Ⅱ
B : Ⅱ和Ⅲ
C : Ⅲ和Ⅳ
D : Ⅱ、Ⅲ和Ⅳ
正确答案: B
解析:
CPU的访存时间与存储容量无关;不是所有的DRAM都是破坏性读出,4管DRAM是非破
坏性的记忆单元,单管DRAM是破坏性的记忆单元。
191 、 单选题
计算机在进行浮点数的相加(减)运算之前先进行对阶操作,若x的阶码大于y的阶码,则
应将()。
A : x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术左移
B : x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术右移
C : y的阶码扩大至与x的阶码相同,且使y的尾数部分进行算术左移
D : y的阶码扩大至与x的阶码相同,且使y的尾数部分进行算术右移
正确答案: D
解析:
在浮点数加减运算时,首先要进行对阶,根据对阶的规则,阶码和尾数将进行相应的操
作。要对阶,首先应求出两数阶码Ex和Ey之差,即△E=Ex-Ey。若△E=0,表示两数阶码相
等,即Ex=Ey;若△E>0,表示Ex>Ey;若△E<0,表示Ex<Ey。当Ex≠Ey时,要通过尾
数的移位来改变Ex或Ey,使Ex=Ey相等。对阶的规则是:小阶向大阶看齐。即阶码小的数的尾数右移,每右移一位,阶码加1,直到两数的阶码相等为止。如:Ex=Ey,无需对
阶。Ex>Ey,则My右移。每右移一位,Ey+1→Ey,直至Ex=Ey为止。Ex<Ey,则Mx右
移。每右移一位,Ex+1→Ex,直至Ex=Ey为止。
192 、 单选题
某浮点机字长16位,其中,阶码5位(含1位阶符),采用补码表示,基数为4;尾数儿
位(含1位数符),采用补码表示,且为规格化形式,则其可以表示的最小正数是()。
正确答案: C
解析:
193 、 单选题
下面的描述中,正确的是()。
A : 外存中的信息,可直接被CPU处理
B : 计算机中使用的汉字编码和ASCII码是一样的
C : 键盘是输入设备,显示器是输出设备
D : 操作系统是一种很重要的应用软件
正确答案: C
解析:
外存中的信息首先要调入内存,才能被CPU处理;操作系统是一种很重要的系统软件而
不是应用软件;汉字编码与ASCII码显然不一样,汉字编码是两字节的,而ASCII码是单
字节码。
194 、 单选题
数据总线、地址总线、控制总线是根据总线()来划分的。
A : 传送内容的不同
B : 所处位置的不同
C : 连接部件的不同D : 所使用标准的不同
正确答案: A
解析:
根据总线上传输内容的不同,可将总线分为数据总线、地址总线和控制总线。
195 、 单选题
设存储器容量为32字,字长64位,模块数m=4,存储周期T=200ns,数据总线宽度为64
位,总线传送周期τ=50ns。用交叉方式进行组织,交叉存储器的带宽是()。
正确答案: C
解析:
196 、 单选题
系统级的总线是用来连接()。
A : CPU内部的运算器和寄存器
B : 主机系统板上的所有部件
C : 主机系统板上的各个芯片
D : 系统中的各个功能模块或设备
正确答案: D
解析:
按总线的连线类型不同,总线可分为:①芯片级总线(CPU内部总线),连接CPU内部运算
器、控制器、寄存器等的数据通路;②系统总线,连接主板中的CPU和主存等部件,也
称板级总线,系统总线是用来连接系统内各大功能模块或设备。
197 、 单选题正确答案: C
解析:
198 、 单选题
以下叙述中,描述正确的是()。I.同一CPU周期中,可以并行执行的微操作称为兼容性微
操作Ⅱ.同一CPU周期中,不可以并行执行的微操作称为兼容性微操作Ⅲ.同一CPU周期中,
可以并行执行的微操作称为互斥性微操作Ⅳ.同一CPU周期中,不可以并行执行的微操作
称为互斥性微操作
A : Ⅰ和Ⅱ
B : Ⅱ和Ⅳ
C : Ⅱ和Ⅲ
D : Ⅰ和Ⅳ
正确答案: D
解析:
兼容性微操作是指那些可以同时产生,共同完成某一任务的微操作,而互斥性微操作是
指在机器中不允许同时出现的微操作。
199 、 单选题
双端口存储器所以能高速进行读/写,是因为采用了()。
A : 高速芯片
B : 两套相互独立的读写电路
C : 流水技术
D : 新型器件
正确答案: B
解析:双端口存储器能并行工作,同时启动多个模块,两个独立的读写电路完全并行地工作,
高速地进行读/写。
200 、 单选题
CPU正在运行的程序和需要立即处理的数据存放在()中。
A : 磁盘
B : 硬盘
C : 内存
D : 光盘
正确答案: C
解析:
一般正在处理的数据放在缓存中,但是正在运行的程序大多放在RAM(随机存取存储器)
中,甚至放在硬盘(虚拟内存)中。故本题正确选项为C。
201 、 单选题
RAM的中文含义是()。
A : 移动存储器
B : 硬盘存储区
C : 只读存储器
D : 随机存储器
正确答案: D
解析:
RAM(随机存取存储器),其存储单元的内容可按需随意取出或存入,且存取的速度与存
储单元的位置无关的存储器。这种存储器在断电时将丢失其存储内容,主要用于存储短
时间使用的程序。
202 、 单选题
假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,
总线时钟频率为10MHZ,则总线带宽是()。
A : 10MB/s
B : 20MB/s
C : 40MB/s
D : 80MB/s
正确答案: B解析:
总线时钟频率为10MHz,一个总线周期占用2个时钟周期,故Is内共有5M个总线周期;
每个周期并行传输4字节信息,故总线带宽为5M/s×4B=20MB/s。
203 、 单选题
能实现作业、任务级并行的异构型多处理机属()。
A : MIMD
B : SISD
C : MISD
D : SIMD
正确答案: A
解析:
多指令流多数据流(MultipleInstructionStreamMultipleDataStream,简称MIMD),它使
用多个控制器来异步地控制多个处理器,从而实现空间上的并行性。
204 、 单选题
对于字符显示器,主机送给显示器的应是打印字符的()。
A : SCII码
B : 列点阵码
C : BCD码
D : 行点阵码
正确答案: A
解析:
在字符显示器中,主机送给显示器的只是显示字符的ASCⅡ码,然后由显示器中的字库
将其转换成相应字符的字模点阵码。
205 、 单选题
在指令格式中,采用扩展操作码设计方案的目的是()。
A : 缩短指令字长
B : 增加指令字长
C : 保持指令字长不变的基础上增加指令数量
D : 保持指令字长不变的基础上扩大指令寻址空间
正确答案: C
解析:扩展操作码技术使操作码的长度随着地址码个数的减少而增加,从而在保持指令字长不
变的基础上增加指令数量。
206 、 单选题
下面描述的流水CPU基本概念中,正确的表达是()。
A : 流水CPU是以空间并行性为原理构造的处理器
B : 流水CPU一定是RISC机器
C : 流水CPU是以时间并行性为原理构造的处理器
D : 流水CPU一定是多媒体CPU
正确答案: C
解析:
流水CPU是一种非常经济而实用的时间并行技术,是在执行过程中,多条指令的不同阶
段并行处理,减少之间的等待环节,提高CPU的效率。
207 、 单选题
传输一幅分辨率为640*480,6.5万色的照片(图像),假设采用数据传输速度为56kb/s,
大约需要的时间是()。
A : 34.82s
B : 42.86s
C : 85.71s
D : 87.77s
正确答案: C
解析:
照片(图像)的颜色数为65536色,意味着颜色深度为16位,则一幅图占据的存储空间
为640*480*16-4915200位。又因为用数据传输速度为56kb/s,则有传输时
间=4915200/(56*1024)≈85.71s。
208 、 单选题
DMA方式是在()之间建立直接的数据通路。
A : CPU与外部设备
B : 外部设备与外部设备
C : 主存与外部设备
D : 主存与CPU
正确答案: C解析:
DMA是在主存与外设之间架一条通道,以减少CPU在数据传送过程中被干预的次数。
209 、 单选题
在微型计算机中,通用寄存器的位数是()。
A : 8位
B : 16位
C : 计算机字长
D : 32位
正确答案: C
解析:
计算机字长不仅是CPU一次可处理的位数,同时也是寄存器的位数。
210 、 单选题
用八片74181和两片74182可组成()。
A : 组内并行进位,组内串行进位的32位ALU
B : 二级先行进位结构的32位ALU
C : 组内先行进位,组间先行进位的16位ALU
D : 三级先行进位结构的32位ALU
正确答案: B
解析:
74181芯片是4位的ALU电路,其4位进位是同时产生的,多片74181级联就形成单重分组
跳跃进位,即组内并行,组间串行。将74181和74182芯片配合,就可组成双重分组跳
跃进位链。74182为先行进位部件,两片74182和八片74181组成32为ALU电路,该电路
采用双重分组先行进位方案,74182提供了大组的本地进位和大组的传送条件。
211 、 单选题
在计数器定时查询方式下,若每次计数从上一次计数的中止点开始,则()。
A : 设备号小的优先级高
B : 每个设备使用总线的机会相等
C : 设备号大的优先级高
D : 每个设备的优先级相等
正确答案: B
解析:如果每次计数从上一次计数的中止点开始,即为循环优先级,各个部件使用总线的机会
将相等。
212 、 单选题
已知小写英文字母“a”的ASCII码值为61H,现字母“g”被存放在某个存储单元中,若
采用偶校验(假设最高位作为校验位),则该存储单元中存放的十六进制数是()。
A : 66H
B : E6H
C : 67H
D : E7H
正确答案: D
解析:
因为“a”的ASCⅡ码值为61H,而“g”是第7号字母,所以“g”的ASCⅡ码值应
为67H=1100111B。标准的ASCII码为7位,在7位数前面增加1位校验位。现“g”
的ASCII码中1的个数有5个,按照偶校验规则,存储单元中存放的是整个校验码(包括校
验位和信息位),为11100111B=E7H。
213 、 单选题
在串行通信中,根据数据传输方向不同,可以分成三种方式,不包括的方式是()。
A : 单工
B : 双工
C : 半单工
D : 半双工
正确答案: C
解析:
根据数据传输方向不同,可以分为单工、半双工和全双工等3种通信方式,不存在着所
谓的半单工方式。
214 、 单选题
时序电路的作用是()。
A : 给出各种时间信号
B : 给出各种控制信号
C : 给出执行指令的地址信号
D : 给出计算机中各种时间顺序信号
正确答案: D解析:
时序电路,它是由最基本的逻辑门电路加上反馈逻辑回路(输出到输入)或器件组合而成
的电路,与组合电路最本质的区别在于时序电路具有记忆功能。时序电路的特点是:输
出不仅取决于当时的输入值,而且还与电路过去的状态有关。时序电路的内部逻辑确定
什么情况下发送什么信号,通过时序电路可以控制计算机的各个部件按我们规定的顺序
运作。
215 、 单选题
下列哪种不是在DMA期间,CPU访问总路线与存储器所采用的方法?()
A : 停止访问
B : 周转挪用
C : 随时中断DMA
D : 与DMA轮流
正确答案: C
解析:
DMA是在专门的硬件、控制下,实现高速外设和主存储器之间自动成批交换数据尽量减
少CPU干预的输入/输出操作方式。通常有三种方式:停止CPU访内、周期挪用方
式、DMA与CPU交替访内。
216 、 单选题
“从中间开始”设计的“中间”目前多数是在()。
A : 传统机器语言机器级与微程序机器级之间
B : 微程序机器级与汇编语言机器级之间
C : 操作系统机器级与汇编语言机器级之间
D : 传统机器语言机器级与操作系统机器级之间
正确答案: D
解析:
计算机语言包含机器语言、汇编语言、高级语言;汇编语言是在机器语言和高级语言之
间的一种语言。
217 、 单选题
下列关于I/O指令的说法,错误的是()。
A : I/O指令是CPU系统指令的一部分
B : I/O指令是机器指令的一类
C : I/O指令反映CPU和I/O设备交换信息的特点
D : I/O指令的格式和通用指令格式相同正确答案: D
解析:
I/O指令是指令系统的一部分,是机器指令的一类,但其为了反映与I/O设备交互的特点,
格式和其他通用指令相比有所不同。
218 、 单选题
用以指定待执行指令所在的地址的是()。
A : 指令寄存器
B : 数据计数器
C : 程序计数器
D : 累加器
正确答案: C
解析:
程序计数器PC用来存储待执行指令的地址。
219 、 单选题
二十世纪六七十年代,在美国的加利福尼亚州,出现了一个地名叫硅谷。该地主要工业
是微电子工业,它也是()的发源地。
A : 大型计算机
B : 通用计算机
C : 小型计算机和微处理机
D : 微处理机
正确答案: B
解析:
二十世纪六七十年代,在美国的加利福尼亚州,出现了一个地名叫硅谷。该地主要工业
是微电子工业(新兴电子工业),它也是通用计算机(激光技术、微处理机、影像游艺机、
家用计算机、无线电话、袖珍计算机等新技术和高科技产品)的发源地。
220 、 单选题
表示浮点数时,若要求机器零在计算机中的表示为全“0”则阶码应采用的编码是()。
A : 原码
B : 反码
C : 补码
D : 移码正确答案: D
解析:
移码全为0时,它所对应的真值最小(绝对值最大的负数)。所以当阶码为全。,尾数也为
全0时,表示机器零。
221 、 单选题
某机采用计数器定时查询方式来进行总线判优控制,共有4个主设备竞争总线使用权,
当计数器初值恒为102时,4个主设备的优先级顺序为()。
A : 设备0>设备1>设备2>设备3
B : 设备2>设备1>设备0>设备3
C : 设备2>设备3>设备0>设备1
D : 设备2=设备3=设备0=设备1
正确答案: C
解析:
计数器初值为102,故设备2的优先级最高,计数器值会递增然后返回到0,故优先级顺
序为设备2>设备3>设备0>设备1。
222 、 单选题
下列数中,最小的是()。
A : (111)8
B : (4A)16
C : (1000101)2
D : (63)10
正确答案: D
解析:
把四个不同进制数划成同一进制数进行比较。
223 、 单选题
计算机系统中算术逻辑单元和控制单元合称为()。
A : CPU
B : UP
C : ALU
D : PC
正确答案: A解析:
算术逻辑单元即运算器,控制单元即控制器,运算器和控制器组成了CPU。
224 、 单选题
在三种集中式总线控制中,()方式对电路故障最敏感。
A : 链式查询
B : 计数器定时查询
C : 独立请求
D : 无正确选项
正确答案: A
解析:
链式查询方式的特点:只需很少几根线就能按一定优先次序实现总线控制,并且很容易
扩充设备,但对电路故障很敏感,且优先级别低的设备可能很难获得请求。
225 、 单选题
从以下有关RISC的描述中选择正确答案()。
A : 采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况
B : RISC是从原来CISC系统的指令系统中挑选一部分实现的
C : RISC的主要目标是减少指令数
D : RISC设有乘、除法指令和浮点运算指令
正确答案: D
解析:
RISC是单独罗列的指令系统,并不是从CISC中抽取部分的。RISC增加指令的条数,核心
是用多条复杂的指令执行某一个功能。RISC有乘除法指令和浮点运算指令。
226 、 单选题
下列计算机总线属于串行总线的是()。
A : PCI
B : 1394
C : EISA
D : ISA
正确答案: B
解析:
IEEE-1394是高性能的串行总线,其他3项均属于并行总线。227 、 单选题
关于中断和DMA,下列说法正确的是()。
A : DMA请求和中断请求同时发生时,响应DMA请求
B : DMA请求、非屏蔽中断、可屏蔽中断都要在当前指令结束之后才能被响应
C : 非屏蔽中断请求优先级最高,可屏蔽中断请求优先级最低
D : 如果不开中断,所有中断请求就不能响应
正确答案: A
解析:
A项,DMA请求的优先级高于中断请求,以防止高速设备数据丢失;B项,中断必须
在CPU执行指令结束时刻才可以被响应,而DMA请求在每个机器周期结束后应可以被响
应;C项,DMA的优先级比外中断(非屏蔽中断、可屏蔽中断)高;D项,内中断是不可被
屏蔽的,故即使不开中断,仍可响应内中断。
228 、 单选题
变址寻址方式非常适合用于()。
A : 编制浮动程序
B : 实现多道程序
C : 处理数组问题
D : 以上都包括
正确答案: C
解析:
变址寻址方式有效地址EA=(IX)+A,其中Ⅸ在执行过程中可变,形式地址A在执行过程中
不变,故可用A来给出数组首址,用变址寄存器Ⅸ给出索引值,非常便于处理数组问题。
229 、 单选题
某定点机字长8位(含1位符号位),现该机中一个寄存器的内容为43H,则将其算术左移
一位、算术右移一位的结果分别为()。
A : 86H,21H
B : 结果出错,21H
C : 结果出错,AIH
D : 未给出机器数形式,无法判断
正确答案: B
解析:虽然题中未给出机器数形式是原码、反码还是补码,但由于寄存器中数据的符号位为0,
即表示一个正数,故仍可进行判;;算术左移1位时,符号位为。不变,最高数值位1移
丢,结果出错;算术右移1位时,符号位为0不变,数值位最高位补0,结果为21H。
230 、 单选题
总线只能以下列方式中的()方式传递信息。
A : 串行
B : 并行
C : 先串行后并行
D : 串行或并行
正确答案: D
解析:
总线有两种信息传递方式:串行和并行。但在同一时刻只能有一种,串行或并行。
231 、 单选题
某数码相机内置128MB的存储空间,拍摄分辨率设定为1600*1200像素,颜色深度为24
位,若不采用压缩存储技术,使用内部存储器最多可以存储的照片数是()。
A : 12
B : 25
C : 13
D : 23
正确答案: D
解析:
数码相机内部存储器存放照片数的多少与照片的分辨率和颜色数有关。颜色深度为24
位(3个字节),每张照片的存储量为1600*1200*3B=5.5MB,128MB/5.5MB=23.3,所以
内置的存储空间最多可存储23张照片。
232 、 单选题
在计算机系统中,多个系统部件之间信息传送的公共通路称为总线,就其所传送的信息
的性质而言,下列()不是在公共通路上传送的信息。
A : 数据信息
B : 地址信息
C : 系统信息
D : 控制信息
正确答案: C解析:
总线包括数据线、地址线和控制线,传送的信息分别为数据信息、地址信息和控制信息。
233 、 单选题
以硬布线方式构成的控制器也叫()。
A : 组合逻辑型控制器
B : 微程序控制器
C : 存储逻辑型控制器
D : 运算器
正确答案: A
解析:
硬布线控制器是采用时序逻辑技术来实现的,也称之为组合逻辑型控制器;微程序控制
器是采用存储逻辑来实现的。
234 、 单选题
设CPU与I/O设备以中断方式进行数据传送,CPU响应中断时,该I/O设备接口控制器送
给CPU的中断向量表(中断向量表存放中断向量)指针是0800H,0800H单元中的值
为1200H。则该I/O设备的中断服务程序在主存中的入口地址为()。
A : 0800H
B : 0801H
C : 1200H
D : 1201H
正确答案: C
解析:
中断向量即是中断服务程序的入口地址。
235 、 单选题
显示器的分辨率是512*512个像素,灰度级是256,显示存储器的容量是()。
A : 256KB
B : 2KB
C : 1MB
D : 2MB
正确答案: A
解析:灰度级为256,因此每个像素点需要用8bit表示灰度级。因此,显示存储器的容量
为:M=512*512*8bit=256KB。
236 、 单选题
设机器数字长8位(舍1位符号位),若机器数BAH为原码,算术左移l位和算术右移1位分别得
()。
A : F4H,EDH
B : 4H,6DH
C : F4H,9DH
D : B5H,EDH
正确答案: C
解析:
237 、 单选题
操作控制器主要根据()发出操作控制命令。
A : 时序电路
B : 操作码译码器
C : 程序计数器
D : 时序电路和操作码译码器
正确答案: D
解析:
操作控制器接收指令译码器以及是时序电路发送信号的产生相应的控制信号,擦做控制
器有时也接收总线上的状态信号。
238 、 单选题
原码两位乘中,符号位单独处理,参加操作的数是()。
A : 原码
B : 补码
C : 绝对值的原码
D : 绝对值的补码
正确答案: D
解析:原码两位乘中,符号位单独处理,但运算过程中可能需要进行“减被乘数绝对值”的操
作,计算机中减法一般通过补码加法来实现,故原码两位乘运算过程中参加操作的数是
绝对值的补码。
239 、 单选题
按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是()。
A : 全串行运算的乘法器
B : 全并行运算的乘法器
C : 串一并行运算的乘法器
D : 并一串型运算的乘法器
正确答案: B
解析:
阵列乘法器是类似于人工计算的方法,乘数与被乘数都是二进制数。所以可以通过乘数
从最后一位起一个一个和被乘数相与,自第二位起要依次向左移一位,形成一个阵列的
形式。这就可将其看成一个全加的过程,将乘数某位与被乘数某位与完的结果加上乘数
某位的下一位与被乘数某位的下一位与完的结果,再加上前一列的进位,进而得出每一
位的结果。自从大规模集成电路问世以来,高速的单元阵列乘法器应运而生,出现了各
种形式的流水线阵列乘法器,它们属于并行乘法器,提供了极快的速度。
240 、 单选题
表示主存容量的常用单位为()。
A : 数据块数
B : 字节数
C : 扇区数
D : 记录项数
正确答案: B
解析:
表示主存容量的常用单位字节B,是基本单位。此外还有KB、MB、GB、TB。
241 、 单选题
存储器的校验是在信息进行()操作时产生校验位,读出时进行校验。
A : 写入
B : 读出
C : 接收
D : 以上都不是正确答案: A
解析:
校验码常用方法就是在原始数据(数码位)基础上增加几位校验(冗余)位。为避免信息产生
错误,在信息进行写入的时候产生校验位。
242 、 单选题
在大量数据传送中常用的且有效的检验法是()。
A : CRC码
B : 偶校验码
C : 海明码
D : 奇校验码
正确答案: A
解析:
CRC即循环冗余校验码(CyclicRedundancyCheck),是数据通信领域中最常用的一种查错
校验码,其特征是信息字段和校验字段的长度可以任意选定。循环冗余检查(CRC)是一种
数据传输检错功能,对数据进行多项式计算,并将得到的结果附在帧的后面,接收设备
也执行类似的算法,以保证数据传输的正确性和完整性。通常用于大量数据传送。
243 、 单选题
如果某单精度浮点数、某原码、某补码、某移码的32位机器数均为O×FOOOOOOO。这
些数从大到小的顺序是()。
A : 浮原补移
B : 浮移补原
C : 移原补浮
D : 移补原浮
正确答案: D
解析:
244 、 单选题
IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它
所能表示的最小规格化负数为()。正确答案: C
解析:
IEEE754标准规定64位浮点数格式中阶码11位,其中有1位符号位,则阶码中的数字位
有10位。
245 、 单选题
某寄存器中的值有时是地址,这只有计算机的()才能识别它。
A : 指令
B : 时序信号
C : 译码器
D : 判断程序
正确答案: A
解析:
严格来说,读进来的都是指令,每一条指令里面又分为操作码和操作数两部分,其中操
作数部分有可能没有。操作码用来指明该指令所要完成的操作;操作数用来指出该指令
的源操作数的地址(一个或两个)、结果的地址以及下一条指令的地址。
246 、 单选题
某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字
节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一个字节PC自动
加1。若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指
令成功转以后的目标地址是()。
A : 2006H
B : 2004H
C : 2008H
D : 2010H
正确答案: C
解析:
相对寻址通过将形式地址与程序计数器PC的内容相加得到有效地址,即EA=(PC)+A;又
机器字长16位,主存按字节编址,故该转移指令取出后的PC值为2000H+2=2002H:所以该转移指令成功后的目标地址为06H+2002H=2008H。
247 、 单选题
关于RISC机器,下列说法正确的是()。
A : 不一定采用流水技术
B : 一定采用流水技术
C : PU配备很少的通用寄存器
D : CPU配备很多的通用寄存器
正确答案: B
解析:
RISC机主要特点是采用了流水线技术,采用超标量和超流水线技术,可使每条指令的平
均执行时间小于一个时钟周期。
248 、 单选题
1946年2月,在美国诞生了世界上第一台电子数字计算机,它的名字叫()。
A : EDVAC
B : EDSAC
C : ENIAC
D : UNIVAC-Ⅰ
正确答案: C
解析:
世界上第一台计算机是ENIAC。EDVAC方案明确奠定了新机器由五个部分组成,包括:
运算器、逻辑控制装置、存储器、输入和输出设备,并描述了这五部分的职能和相互关
系。
249 、 单选题
下列说法中错误的是()。
A : 统一编址方式即把I/O端口当作主存储器的单元来分配地址
B : 统一编址方式下不需要专门的I/O指令
C : 统一编址方式下指令系统的实现比单独编址方式复杂
D : 采用统一编址方式会减少主存的编址空间
正确答案: C
解析:
统一编址方式下不需要专门的I/O指令,因而简化了指令系统,其指令系统的实现比单独编址方式简单。
250 、 单选题
流水CPU是由一系列叫做“段”的处理线路组成的。一个m段流水线稳定时的CPU的吞
吐能力,与Ⅲ个并行部件的CPU的吞吐能力相比()。
A : 具有同等水平的吞吐能力
B : 不具备同等水平的吞吐能力
C : 吞吐能力大于前者的吞吐能力
D : 吞吐能力小于前者的吞吐能力
正确答案: A
解析:
吞吐能力是指单位时间内完成的指令数。m段流水线在第m个时钟周期后,每个时钟周
期都司以完成一条指令:而m个并行部件在m个时钟周期后能完成全部的m条指令,等
价于平均每个时钟周期完成一条指令。故两者的吞吐能力等同
251 、 单选题
若某存储器存储周期为250ns,每次读出16位,则该存储器的数据传输率是()。
正确答案: C
解析:
252 、 单选题
指令优化编码方法,就编码的效率来讲,哪种方法最好()。
A : 固定长度编码
B : 扩展编码法
C : huffman编码法
D : 以上编码都不是正确答案: C
解析:
采用huffman编码能使操作码的平均长度最短,编码效率最高。
253 、 单选题
关于计算机字长,下面说法错误的是()。
A : 表示该计算机能够存储的最大二进制数位数
B : 表示该计算机的CPU可以同时处理的二进制位数
C : 机器字长一般与CPU中寄存器的位数有关
D : 机器字长决定了数的表示范围和表示精度
正确答案: A
解析:
计算机字长是指CPU一次能处理的数据长度,它通常与CPU中的寄存器的位数相等,决
定了机器所能表示数据的范围和精度。计算机通过多次操作,可以存储长度远大于字长
的二进制数据,也有些寄存器的位数会大于字长,如X86中的段基址寄存器。
254 、 单选题
计算机硬件系统中“主机”是指()。
A : 主机箱及其内部硬件设备
B : 运算器和控制器
C : PU和主存储器
D : CPU、主存和输入输出设备
正确答案: C
解析:
CPU和主存储器合称主机。
255 、 单选题
定点机字长n位,其中包台一位符号位。若采用补码一位乘(Booth算法)实现乘法运算,
则最多需要做()次移位运算。
A : n-1
B : n
C : n+1
D : n+2
正确答案: A解析:
在补码一位乘中,最后一步不需要移位,故最多需要n-1次移位。
256 、 单选题
关于奇偶校验功能的正确描述是()。
A : 均能检测奇数个错
B : 均能检测偶数个错
C : 奇校验检测奇数个错,偶校验检测偶数个错
D : 能检算出奇数的个数
正确答案: A
解析:
奇偶校验码是奇校验码和偶校验码的统称。它由n位被传送的代码和1位校验位组成。如
果是奇校验码,在附加上一个校验位以后,码长为n的码字中“1”的个数为奇数个;如
果是偶校验码,在附加上一个校验位以后,码长为n的码字中“1”的个数为偶数个。在
传输过程中如果出现一位错,就可以检测出来。奇偶校验码只能校验出奇数个错。
257 、 单选题
CPU响应中断时需要保护断点,断点指的是()。
A : 中断服务程序的人口地址
B : 程序计数器PC的内容
C : PU内各寄存器的内容
D : 指令寄存器IR的内容
正确答案: B
解析:
CPU在一条指令执行结束时响应中断,断点指的是程序计数器PC的内容,也就是现行程
序下一条将要执行指令的地址
258 、 单选题
下列是有关计算机中指令和数据存放位置的叙述,其中正确的是()。
A : 指令存放在内存中,数据存放在外存中
B : 指令和数据任何时候都存放在内存中
C : 指令和数据任何时候都存放在外存中
D : 程序被启动前指令和数据都存放在外存中,而启动后指令和数据被装入内存
正确答案: D解析:
主存由RAM构成,只有在通电后才能存数据,断电时数据丢失。通常情况下指令和数据
都存放在外存中,只有在启动后指令和数据被装入内存。
259 、 单选题
下列说法正确的是()。
A : Cache容量一般不大,命中率不会很高
B : Cache本身速度很快,但地址变换速度很慢
C : ache芯片速度一般比CPU的速度慢数十倍
D : Cache存储器查映象表和访问物理Cache期间可以流水,使速度与CPU匹配。
正确答案: D
解析:
Cache的命中和置换算法有一定的联系。Cache的主要作用是缓解CPU和内存的速度差异,
增加CPU的命中率,提高CPU性能。
260 、 单选题
A : 4.59375
B : -20.59375
C : -4.59375
D : 20.59375
正确答案: D
解析:
261 、 单选题A : ①控制器、②运算器、③存储器、④输入设备、⑤输出设备
B : ①运算器、②控制器、③存储器、④输入设备、⑤输出设备
C : ①运算器、②存储器、③控制器、④输入设备、⑤输出设备
D : ①运算器、②控制器、③存储器、④输出设备、⑤输入设备
正确答案: B
解析:
第12题图中所示为冯·诺依曼计算机硬件系统的五大基本部件,包括运算器、控制器、存
储器、输入设备和输出设备五大基本部件。
262 、 单选题
浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮
点数的阶码和尾数均采用补码表示,且位数分别为5和7位(均含2位符号位)。若有两个
数x=27*29/32,y=25*5/8,则用浮点加法计算x+y的最终结果是()。
A : 001111100010
B : 001110100010
C : 010000010001
D : 发生溢出
正确答案: D
解析:
由于Y的阶码较小,所以第一步对阶中需要将Y的阶码增加2,同时尾数向右移动两位,
得到Y=27×5/32。第二步尾数相加,29/32+5/32=34/32。第三步规格化,由于尾
数34/32>1,尾数溢出,需要进行右规,同时调整阶码,所以尾数右移一位调整
为17/32,阶码加1,等于8。最后一步判溢出,题目中已知阶码位数5位(含2位符号位),
最大值为7,此时阶码超过了最大值,所以发生了浮点数的溢出。
263 、 单选题
将一个十进制数x=-8192表示成补码时,至少要用()位二进制代码表示。
A : 13
B : 14
C : 15
D : 16
正确答案: B
解析:264 、 单选题
汇编语言源程序变换成机器语言目标程序是经()来实现的。
A : 编译程序解释
B : 汇编程序解释
C : 编译程序翻译
D : 汇编程序翻译
正确答案: D
解析:
高级语言转化为机器语言要经过汇编语言的编译过程,编译是整段的完成语言的变化过
程,编译可以看成是翻译,而解释是一句一句的执行,效率低。
265 、 单选题
下列说法中,正确的是()。
A : 半双工总线只能在一个方向上传输信息,全双工总线可以在两个方向上轮流传输信
息
B : 半双工总线只能在一个方向上传输信息,全双工总线可以在两个方向上同时传输信
息
C : 半双工总线可以在两个方向上轮流传输信息,全双工总线可以在两个方向上同时传
输信息
D : 半双工总线可以在两个方向上同时传输信息,全双工总线可以在两个方向上轮流传
输信息
正确答案: C
解析:
根据总线上信号的传递方向,总线可分为单向传输(单工)总线和双向传输(双工)总线。其
中单工总线只能向一个方向传递信号。而双工总线又可分为半双工总线和全双工总线。
半双工总线可以在两个方向上轮流传递信号,全双工总线可以在两个方向上同时传递信
号。
266 、 单选题
微机中控制总线上完整传输的信号有()。Ⅰ.存储器和I/O设备的地址码Ⅱ,所有存储器
和I/O设备的时序信号和控制信号Ⅲ.来自I/O设备和存储器的响应信号
A : 只有Ⅰ
B : Ⅱ和Ⅲ
C : 只有Ⅱ
D : Ⅰ、Ⅱ、Ⅲ
正确答案: B解析:
CPU的控制总线提供的控制信号包括时序信号、I/O设备和存储器的响应信号等。
267 、 单选题
微程序控制器中,机器指令与微指令的关系是()。
A : 每一条机器指令由一段用微指令编成的微程序来解释执行
B : 一段机器指令组成的程序可由一条微指令来执行
C : 每一条机器指令由一条微指令来执行
D : 一条微指令由若干条机器指令组成
正确答案: A
解析:
机器指令是提供给用户编程的最小单位,它是机器能够完成的一项基本操作,机器指令
用微指令编制的一段微程序表示。微指令是一组有特定功能的微命令的集合,通常用二
进制编码表示。
268 、 单选题
十进制数5的单精度浮点数IEEE754代码为()。
A : 01000000101000000000000000000000
B : 11000000101000000000000000000000
C : 00100000101000000000000000000000
D : 01100000101000000000000000000000
正确答案: A
解析:
IEEE754代码的第一位表示数符,5为正数,所以第一位为0,5=101B,=1.01乘以2的二
次方,所以阶码为:偏置量+2=127+2=129,二进制表示为:10000001,由于阶码是用
移码表示的,所以8位阶码部分为11000001,其余23位部分便是尾数部位,尾数部位则
是0101,0000,0000,0000,0000,0000,0000。
269 、 单选题
1010AH是()。
A : 表示一个错误的数
B : 表示一个十六进制数
C : 表示一个十进制数
D : 表示一个二进制数
正确答案: B解析:
根据题干中的尾符“H”,我们可知为十六进制的数。
270 、 单选题
某机中,设备号小的主设备在总线判优时具有较高的优先级,其总线判优方式可能是()。
A : 链式查询方式
B : 计数器定时查询方式
C : 独立请求方式
D : 以上都有可能
正确答案: D
解析:
三种集中仲裁方式都有可能,其实现方式分别为:链式请求方式下,将总线同意线上靠
近仲裁中心的设备分配较小的设备号;计数器定时方式下,计数器从0开始计时;独立
请求方式下,通过程序设置赋予设备号较少的主设备较高的优先级。
271 、 单选题
某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为()。
正确答案: B
解析:
272 、 单选题
在定点二进制运算器中,减法运算一般通过()来实现。
A : 原码运算的二进制减法器
B : 补码运算的二进制减法器
C : 补码运算的十进制加法器
D : 补码运算的二进制加法器
正确答案: D解析:
最高位为0表示正数,最高数为1表示负数,正数的补码为其本身,负数的补码为取反
加1.由此可见,减法相当于补码运算的二进制加法器。
273 、 单选题
若浮点数用补码表示,则判断运算结果为规格化数的方法是()。
A : 阶符与数符相同为规格化数
B : 阶符与数符相异为规格化数
C : 数符与尾数小数点后第一位数字相异为规格化数
D : 数符与尾数小数点后第一位数字相同为规格化数
正确答案: C
解析:
根据补码表示规则,当数符与尾数小数点后第一位相异时为规格化数,而阶码与数符和
规格化与否无关。
274 、 单选题
与虚拟存储器的等效访问速度无关的是()。
A : 页地址流
B : 页面调度策略
C : 主存的容量
D : 辅存的容量
正确答案: D
解析:
虚拟存储器是具有请求调入功能和置换功能,能从逻辑上对内存容量加以扩充的一种存
储器系统,它的等效访问速度与辅存的容量无关。
275 、 单选题
堆栈寻址方式中,设A为某通用寄存器,SP为堆栈指示器,Msp为SP指示器的栈项单元,
如果入栈操作的动作是(A)→Msp,(SP)-1→SP,那么出栈操作的动作应为()。
A : (SP)+1→SP,(Msp)→A
B : (Msp)→A,(SP)+1→SP
C : (SP)→1→SP,(Msp)→A
D : (Msp)→A,(SP)-1→SP
正确答案: A解析:
由入栈操作的动作可知,堆栈指示器SP是向低地址扩充的,其指向的是栈项下一个单元
的地址。那么在出栈时,首先将堆栈指示器SP指向栈顶元素,即将SP向高地址扩充一个
单元(对应动作为:(SP)+1→SP).然后将该单元的内容存放到通用寄存器A中(对应动作为:
(Msp)→A)。
276 、 单选题
指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现()。
A : 堆栈寻址
B : 程序的条件转移
C : 程序的无条件转移
D : 程序的条件或无条件转移
正确答案: D
解析:
堆栈寻址是顺序寻址方式。程序要实现转移可以通过跳跃寻址方式或函数调用方式。程
序的转移包含条件转移和无条件转移。
277 、 单选题
执行二进制算术加运算11001001+00100111,其运算结果是()。
A : 11100101
B : 10111010
C : 11101111
D : 11110000
正确答案: D
解析:
二进制进行加运算,遵循“逢二进一”原则。
278 、 单选题
在32位总线系统中,若时钟频率为500MHz,传送一个32位字需要5个时钟周期,则该总
线系统的数据传送速率是()。
A : 200MB/s
B : 400MB/s
C : 600MB/s
D : 800MB/s
正确答案: B解析:
由于传送4个字节的数据需要5个时钟周期,4B*500MHz/5=400MB/s。
279 、 单选题
在指令系统的各种寻址方式中,获取操作数最快的方式是()。
A : 直接寻址
B : 立即寻址
C : 寄存器寻址
D : 间接寻址
正确答案: B
解析:
立即寻址是一种特殊的寻址方式,指令中在操作码字段后面的部分不是通常意义上的地
址码,而是操作数本身,也就是说数据就包含在指令中,只要取出指令,也就取出了可
以立即使用的操作数,不必再次访问存储器,从而提高了指令的执行速度。
280 、 单选题
微程序控制器比组合逻辑控制器速度要慢,主要是由于增加了从()读取微指令的时间。
A : 主存储器
B : 控制存储器
C : 高速缓存
D : 指令寄存器
正确答案: B
解析:
微程序控制方式下,微程序存储在控制存储器内,每一条微指令的执行都需要对控制存
储器进行访问,执行的速度比用组合逻辑控制器直接产生控制信号的方式慢。
281 、 单选题
在微型计算机中,微处理器的主要功能是进行()。
A : 算术逻辑运算及全机的控制
B : 逻辑运算
C : 算术逻辑运算
D : 算术运算
正确答案: A
解析:微处理器是计算机一切活动的核心,它的主要功能是实现算术逻辑运算及全机的控制。
282 、 单选题
电子计算机可分为数字计算机、模拟计算机和数模混合计算机,是按()。
A : 计算机的用途分类
B : 计算机的使用方式分类
C : 信息的形式和处理方式分类
D : 计算机的系统规模分类
正确答案: C
解析:
根据计算机的用途可分为通用计算机和专用计算机;根据计算机系统的规模可分为巨型
机、大型机、中型机、小型机、微型机等;根据信息的形式和处理方式可分为电子数字
计算机、电子模拟计算机,也可以有数模混合计算机。
283 、 单选题
微型计算机中,主机和高速磁盘交换数据适合采用()方式。
A : 程序查询控制
B : 程序中断控制
C : 直接存储器存取(DMA)
D : 通道控制
正确答案: C
解析:
由于磁盘是高速设备,而程序控制方式(程序查询方式和程序中断方式)下,数据传送需
要CPU的干预,这样会占用大量的CPU时间,甚至可能CPU时间全部用于数据传送都不
能满足磁盘数据交换的要求;而通道控制方式一般见于大中型计算机中,微型机中基本
不采用。
284 、 单选题
状态寄存器用来存放()。
A : 算术运算结果
B : 逻辑运算结果
C : 运算类型
D : 算术、逻辑运算及测试指令的结果状态
正确答案: D解析:
状态寄存器用来存放算术、逻辑运算及测试指令的结果状态。
285 、 单选题
在读写硬盘的一个物理记录块时,不需要的参数是()。
A : 柱面(磁道)号
B : 盘片(磁头)
C : 簇号
D : 扇区号
正确答案: C
解析:
在读写硬盘的一个物理记录块时,需要的参数是磁道号、磁头号和扇区号。
286 、 单选题
多处理机主要实现的是()。
A : 指令级并行
B : 任务级并行
C : 操作级并行
D : 操作步骤的并行
正确答案: B
解析:
多处理机(Multiprocessor)是具有多个处理机的计算机,能够大大提高计算机的处理速度。
其特点有:(1)结构灵活。(2)程序并行:属于操作一级的并行。性能比指令级的并行
高。(3)进程同步:指令、任务、作业级别的并行处理,不需要同步控制(而并行处理机则
要同步)。(4)多处理机工作时,要根据任务的多少来调用资源,因此,所需要的资源变化
复杂。
287 、 单选题
一条指令必须包括()。
A : 时间和信息
B : 信息和数据
C : 操作码和地址码
D : 以上都不是
正确答案: C解析:
一条指令就是给计算机的命令,必须包括操作码和地址码两部分。操作码指出具体的命
令,地址码指出该指令的源操作数的地址、结果的地址以及下一条指令的地址。
288 、 单选题
下面是关于PCI总线的叙述,其中错误的是()。
A : PCI总线支持64位总线
B : PCI总线的地址总线和数据总线是分时复用的
C : PCI总线是一种独立设计的总线,它的性能不受CPU类型的影响
D : PC机不能同时使用PCI总线和ISA总线
正确答案: D
解析:
PC机允许同时使用PCI总线和ISA总线。
289 、 单选题
数据寻址和指令寻址的不同点在于()。
A : 前者决定操作数地址,后者决定程序转移地址
B : 前者决定程序转移地址,后者决定操作数地址
C : 前者是短指令,后者是长指令
D : 前者是长指令,后者是短指令
正确答案: A
解析:
数据寻址寻找的是操作数的地址,指令寻址寻找的是下条指令的地址,它决定于程序转
移地址。
290 、 单选题
执行最快的语言是()。
A : 汇编语言
B : COBOL
C : 机器语言
D : PASCAL
正确答案: C
解析:
越是低层的语言的执行效率越高,因为高级的语言需要经过编译、翻译等过程将其转化为低级语言,进一步才能在计算机上执行。
291 、 单选题
下列()属于应用软件。
A : 操作系统
B : 编译程序
C : 链接程序
D : 文本处理程序
正确答案: D
解析:
计算机软件分为系统软件和应用软件。系统软件用于管理整个计算机系统语言处理程序,
包括操作系统、服务性程序、数据库管理系统和网络软件。应用软件是指按任务需要编
制成的各种程序。
292 、 单选题
单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数需
要采用()。
A : 堆栈寻址方式
B : 立即寻址方式
C : 隐含寻址方式
D : 间接寻址方式
正确答案: C
解析:
隐含寻址方式不是明显的给出操作数地址,而是在指令中隐含着操作数的地址,即要寻
找的地址包含在操作码中。例如在单地址指令格式中,并不是明显地给出第二个操作数
的地址,而是以隐含的方式规定累加器作为第二操作数的地址。
293 、 单选题
在共享主存的多处理机中,为减少访主存冲突,采用的方式一般是()。
A : 共享Cache存储器
B : 用高速单体主存储器
C : 并行多体交叉主存系统
D : 虚拟存储器
正确答案: C解析:
M个并行的存储器具有各自的地址寄存器、读/写电路和数据寄存器,称为存储模块。它
们各自以同等的方式与CPU传递信息,形成可以同时工作又独立编址且容量相同的M个
分存储体,这就是多体方式。采用多体并行方式的主存系统可以提高系统的吞吐速率
294 、 单选题
地址码的位数决定可以直接访问的存储器容量,当地址码是10位二进制数时,可以访问
的主存容量是()。
A : 1M
B : 1K
C : 10K
D : 10M
正确答案: B
解析:
295 、 单选题
某机器指令字长12位,有零地址、一地址、二地址三种指令,地址码长4位,采用扩展
操作码技术。若二地址指令和一地址指令条数都取最大值,则该机指令条数最多为()。
A : 16
B : 46
C : 48
D : 4366
正确答案: B
解析:
二地址指令的操作码长度为12-4×2=4,留一个编码用于扩展,故最多可定义15条二地址
指令;一地址指令扩展长度为4位,留一个编码用于扩展,故最多可定义15条一地址指
令;零地址指令可在一地址指令的基础上扩展4位,故最多可定义16条零地址指令,根
据题意,该机指令条数最多为(15+15+16=)46条。
296 、 单选题
在浮点数加减法的对阶过程中,()。
A : 将被加(减)数的阶码向加(减)数的阶码看齐
B : 将加(减)数的阶码向被加(减)数的阶码看齐C : 将较大的阶码向较小的阶码看齐
D : 将较小的阶码向较大的阶码看齐
正确答案: D
解析:
浮点加减法对阶需要将小阶向大阶看齐。
297 、 单选题
相联存储器是按()进行寻址的存储器。
A : 地址指定与堆栈存取方式
B : 堆栈存取方式
C : 内容指定方式
D : 结合地址指定方式
正确答案: C
解析:
相联存储器是按内容指定方式进行寻址的存储器。
298 、 单选题
某计算机系统中,各个主设备得到总线使用权的机会基本相等,则该系统采用的总线判
优控制方式一定不是()。
A : 链式查询方式
B : 计数器定时查询方式
C : 独立请求方式
D : 以上选项都不正确
正确答案: A
解析:
链式查询方式下,越靠近总线仲裁机构的主设备优先级越高,且其优先级顺序不可改变,
故不可能出现各主设备得到总线使用权机会基本相等的情况。
299 、 单选题
DRAM存储器的中文含义是()。
A : 静态随机存储器
B : 动态只读存储器
C : 静态只读存储器
D : 动态随机存储器正确答案: D
解析:
动态随机存储器的原文是(DynamicRandomAccessMemory,DRAM)。通常所指的64MB
或128MB内存多为动态随机存储器DRAM
300 、 单选题
下列选项中的英文缩写均为总线标准的是()。
A : ISA、SCSI、RAM、MIPS
B : ISA、CPI、VESA、EISA
C : PCI、CRT、USB、EISA
D : ISA、EISA、PCI、PCI-Express
正确答案: D
解析:
选项C中的CRT是阴极射线管(显示器),选项B中的CPI是执行一条指令所需的时钟周期数,
用于衡量计算机的运算速度,选项A中的RAM是随机存储器,MIPS是百万条指令每秒,
用于衡量计算机的运算速度。
301 、 单选题
在计数器定时查询方式下,若从0开始计数,则()。
A : 用于选择进行信息传输的设备
B : 用于选择主存单元地址
C : 用于选择外存地址
D : 用于指定主存和I/O设备接口电路的地址
正确答案: C
解析:
在计数器定时查询方式下,若从0开始计数,则用于选择外存地址。
302 、 单选题
微型计算机性能指标中的内存容量是指()。
A : RAM的容量
B : Cache的容量
C : ROM的容量
D : RAM、ROM、Cache的总容量
正确答案: A解析:
内存包括RAM和ROM,内存容量指的是内存条RAM的容量,目前,市场上常用的内存条
有SDRAM和DDR,其容量为128MB、256MB,有的甚至达到512MB。Cache是在CPU与
内存之间协调匹配两者的速度,不属于内存,故本题选择A选项。
303 、 单选题
能向计算机输入数据却不能从计算机接受数据的设备是()。
A : 显示器
B : 键盘
C : 硬盘
D : U盘
正确答案: B
解析:
显示器可以从计算机接受数据,硬盘和U盘既可以接受数据也可向计算机输入数据,键
盘可以向计算机输入数据,故本题选择B项
304 、 单选题
对于低速输入输出设备,应当选用的通道是()。
A : 选择通道
B : DMA专用通道
C : 数组多路通道
D : 字节多路通道
正确答案: D
解析:
字节多路通道不仅允许多个设备同时操作,而且也允许它们同时进行传输型操作。字节
多路通道与设备之间数据传送的基本单位是字节,通道为一个设备传送一个字节后,又
可以为另一个设备传送一个字节,因此各设备与通道之间的数据传送是以字节为单位交
替进行。字节多路通道不适用于连接高速设备。
305 、 单选题
某浮点机字长8位,尾数和阶码都采用补码形式,且远算过程中数符和阶符都采用双符
号位,基数为2。则浮点加减运算过程中,当出现下列哪种情况时,需要左规?()
A : 尾数相加后,数符为“01”
B : 尾数相加后,数符为“10”
C : 尾数相加结果为“00.1xxxxxx”
D : 尾数相加结果为“11.1xxxxxx”正确答案: D
解析:
当尾数运算结果为非规格化形式时,需要左规;基数为2的补码的规格化形式下最高数
值位应与符号位相反,故当尾数相加结果为“11.1xxxixi”时,尾数需要左舰。
306 、 单选题
磁盘的平均存取时间是指平均寻道时间和平均等待时间之和。若磁盘的转速提高一倍,则
()。
A : 平均存取时间减半
B : 平均寻道时间减半
C : 平均等待时间减半
D : 以上都正确
正确答案: C
解析:
磁盘平均等待时间=磁盘旋转一周所需时间/2=(1/转速)/2;故磁盘转速提高一倍,平均等
待时间减半;但平均寻道时间与磁盘转速无关。
307 、 单选题
在下列存储器中,哪种速度最快()。
A : 磁盘
B : 磁带
C : 主存
D : 光盘
正确答案: C
解析:
各种存储器由于存储介质和内部结构的不同,其读写速度也不同。读写速度由快到慢的
次序为:高速缓冲存储器、主存储器、辅助存储器。各种辅助存储器的读写速度由快到
慢次序为:硬盘存储器、光盘存储器、磁带存储器。
308 、 单选题
下列关于加法器的说法错误的是()。
A : 实现n位的串行加法器只需1位全加器
B : 实现n位的并行加法器需要n位全加器
C : 影响并行加法器速度的关键固素是加法器的位数的多少
D : 加法器是一种组合逻辑电路正确答案: C
解析:
n位的并行加法器有n位的全加器,可同时对数据的各位相加,但低位运算所产生的进位
会影响高位的运算结果,所以并行加法器的运算时间主要由进位信号的传递时间决定,
而不是加法器位数的多少,选C项。
309 、 单选题
用户与计算机通信的界面是()。
A : CPU
B : 外围设备
C : 应用程序
D : 系统程序
正确答案: B
解析:
人机交互设备是实现操作者与计算机之间互相交流信息的设备,它能将人体五官可识别
的信息转换成机器可识别的信息,如键盘、鼠标、手写板、扫描仪、摄像机、语音识别
器等,反之另一类是将计算机的处理结果信息转换为人们可识别的信息,如打印机、显
示器、绘图仪、语音合成器等。
310 、 单选题
以下四种类型指令中,执行时间最长的是()。
A : RR型指令
B : RS型指令
C : SS型指令
D : 程序控制指令
正确答案: C
解析:
CPU内部的寄存器的速度是内存的数十倍,所以访问内存的时间比较长。而RR型指令是
在寄存器之间进行操作,速度比较快。RS型指令的操作数有寄存器也有内存单元,速度
比RR型指令的慢,SS型指令是在两个内存单元之间操作,速度最慢,时间最长。程序控
制指令相当于RR型指令或RS型指令。综上,SS型指令执行时间最长。
311 、 单选题
关于计算机设备间的信息交换,不正确的是()。
A : 内存可以直接和CPU进行信息交换B : 内存可以直接和硬盘进行信息交换
C : 硬盘可以直接和CPU进行信息交换
D : 打印机可以直接和内存进行信息交换
正确答案: C
解析:
只有内存可以直接与CPU交换信息,硬盘以及其他外设都不能直接和CPU进行信息交换。
312 、 单选题
下列不符合RISC特点的是()。
A : 指令长度固定,指令种类少
B : 寻址方式种类丰富,指令功能尽量增强
C : 设置大量通用寄存器,访问存储器指令简单
D : 选取使用频率较高的一些简单指令
正确答案: B
解析:
B项是CISC的特点。
313 、 单选题
直接执行微指令的是()。
A : 硬件
B : 微指令程序
C : 汇编程序
D : 编译程序
正确答案: A
解析:
现代计算机系统划分为5个层次。(1)第一级是微程序设计级,这一级是由硬件直接实现
的,是计算机系统最底层的硬件系统。(2)第二级是一般机器级,也称为机器语言级,它
由微程序解释机器指令系统。(3)第三级是操作系统级,由操作系统程序实现。(4)第四级
是汇编语言级,它给程序人员提供一种符号形式语言,以减少程序编写的复杂性,提高
程序的可读性。(5)第五级是高级语言级,它是面向用户的,为方便用户编写应用程序而
设置的。
314 、 单选题
扩展操作码是()。A : 操作码字段外辅助操作字段的代码
B : 操作码字段中用来进行指令分类的代码
C : 指令格式中的操作码
D : 一种指令优化技术,不同地址数指令可以具有不同的操作码长度
正确答案: D
解析:
指令系统的每一条指令都有一个操作码,它表示该指令应进行什么性质的操作。不同的
指令用操作码这个字段的不同编码来表示,每一种编码代表一种指令。组成操作码字段
的位数一般取决于计算机指令系统的规模。既然是扩展操作码,就意味着操作码的位数
越变越多。
315 、 单选题
在计算机硬件系统中,Cache是()存储器。
A : 只读
B : 可编程只读
C : 可擦除可编程只读
D : 高速缓冲
正确答案: D
解析:
为了使高速的CPU与慢速的主存储器之间能协同工作,而又不要在CPU时序中插入等待
周期,就在CPU与主存储器之间引入了高速缓冲Cache,用来存放使用频率最高的指令
和数据。通常Cache分为一级高速缓存L1和二级高速缓存L2。目前它们都被集成在CPU
的内核它,使得L2Cache与L1Cache在性能上平等,从而得到更高的传输速度。这样CPU
的工作速度得到了保证,从而提高了整个系统的工作速度。
316 、 单选题
A : 2△t
B : 3△t
C : 4△t
D : 5△t
正确答案: B解析:
在第18题图中,第3个流水段的执行时间没有给出,显然这是一个瓶颈段,设它的执行
时间为x。通过列方程(3+x)△t+50xAt=153△t,可以求得x=3。
317 、 单选题
某256×1位的存储芯片内部结构为16×16的存储元矩阵,且采用“重合法”的译码驱动
方式来选择存储元,则该芯片引脚中地址线的数目为()。
A : 256
B : 32
C : 16
D : 8
正确答案: D
解析:
当采用“重合法”时,存储芯片内行、列各使用16根选择线便可选中16×16矩阵中的任
一位;又采用译码器时,4根地址线即可对应16根选择线,故该芯片引脚中地址线数目
为4+4=8。注意,当行地址与列地址分两次传送时,可将芯片引脚中地址线数减少到4,
但题中未给出相关说明,且无对应选项。
318 、 单选题
110的编址方式采用统一编址方式时,进行输入,输出的操作的指令是()。
A : 控制指令
B : 访存指令
C : 输入/输出指令
D : 都不对
正确答案: B
解析:
统一编址时,直接使用指令系统中的访存指令来完成输入,输出操作:独立编址时,则
需要使用专门的输入,输出指令来完成输入,输出操作。
319 、 单选题
字长相同的两种浮点数,第一种阶码位数多,尾数位数少,第二种阶码位数少,尾数位
数多,阶的底数都是2,则有()。
A : 它们表示的数的范围与精度相同
B : 第一种数的范围大,但精度低
C : 第一种数的范围大,精度高
D : 第一种数的范围小,精度高正确答案: C
解析:
字长相同的两种浮点数,阶码位数较多表示的数范围越大,尾数越多表示的精度越高。
320 、 单选题
下列说法中正确的是()。
A : 采用变形补码进行加减运算可以避免溢出
B : 只有定点数运算才有可能溢出,浮点数运算不会产生溢出
C : 只有带符号数的运算才有可能产生溢出
D : 将两个正数相加有可能产生溢出
正确答案: D
解析:
变形补码可以判断溢出,但是不能避免溢出。浮点数阶码超过上限(最大数)也会溢出,
同号数相加或异号数相减都会产生溢出。
321 、 单选题
下面描述的RISC机器基本概念中正确的句子是()。
A : RISC机器不一定是流水CPU
B : RISC机器一定是流水CPU
C : RISC机器有复杂的指令系统
D : CPU配置很少的通用寄存器
正确答案: B
解析:
RISC(精简指令系统计算机)有如下一些特点:(1)是一个有限的简单指令集;(2)CPU有多
个通用寄存器;(3)强调指令流水线的优化。注意,RISC机器一定是流水CPU,但流
水CPU不一定是RISC机器。
322 、 单选题
在3种集中式总线控制中,()方式响应时间最快,链式查询方式对电路故障最敏感。
A : 计数器定时查询
B : 链式查询
C : 独立请求
D : 混乱查询
正确答案: C解析:
常见的集中式总线控制有三种:链式查询、计数器定时查询、独立请求。特点:链式查
询方式连线简单,易于扩充,对电路故障最敏感;计数器定时查询方式优先级设置较灵
活,对故障不敏感,连线及控制过程较复杂;独立请求方式速度最快,但硬件器件用量
大,连线多,成本较高。
323 、 单选题
一个四体并行的低位交叉编址存储器,每个存储体的存取周期为200ns,总线传输周期
为50ns,则连续读取10个存储字需时()。
A : 2000ns
B : 600ns
C : 650ns
D : 300ns
正确答案: C
解析:
四体并行的低位交叉存储器连续读取10个存储字时,读第一个存储字需要一个完整的存
取周期,即200ns,接下来每个存储字的读取只需一个总线传输周期50ns,故共需
时200+50×(10-1)=650ns。
324 、 单选题
磁表面存储器记录信息是利用磁性材料的()。
A : 磁滞回归线特性
B : 磁场渗透特性
C : 磁场分布特性
D : 磁场吸引力特性
正确答案: A
解析:
磁表面存储器记录信息是利用磁性材料的磁滞回归线特性。
325 、 单选题
以下说法正确的是()。
A : BIG5码是一种简体汉字的编码方案
B : 按照国家标准,中文字符在计算机内采用双字节表示
C : 中文字符在计算机内采用ASCⅡ码表示
D : 中文字符的输入与在计算机内采用的编码是一致的正确答案: B
解析:
一个英文字符占1个字节,一个汉字占2个字节。
326 、 单选题
正确答案: D
解析:
327 、 单选题
PC机数据总线的信号状态是()。
A : 单向双态
B : 双向三态
C : 双向双态
D : 单向三态
正确答案: B
解析:
数据总线用来传输各功能部件之间的数据信息,它是双向传输总线。信号状态由同步、
异步和半同步三种通信信号。
328 、 单选题
在机器数中,正数的符号位用“1”表示的是()。
A : 原码
B : 补码C : 反码
D : 移码
正确答案: D
解析:
在原码、补码和反码表示数据时,用符号位“0”表示正数,符号位“1”表示负数。
329 、 单选题
n+1位的定点小数,其补码表示的是()。
正确答案: A
解析:
330 、 单选题
控制相关的发生是由于()。
A : 一条指令产生的结果是一条后继指令的需求
B : 处理转移分支引起的
C : 在指令重叠执行中不能支持指令集中所有可能的指令组合时发生的相关
D : 以上都不是
正确答案: B
解析:
程序的相关性主要分为数据相关、控制相关和资源相关三类。控制相关:是语句执行次序在运行前不能确定的情况。它一般是由转移指令引起的,只有在程序执行到一定的语
句时才能判断出语句的相关性。控制相关常使正在开发的并行性中止,为了开发更多的
并行性,必须用编译技术克服控制相关。
331 、 单选题
主存储器和CPU之间增加Cache的目的是()。
A : 解决CPU和主存之间的速度匹配问题
B : 扩大主存储器的容量
C : 扩大CPU中通用寄存器的数量
D : 既扩大主存容量又扩大CPU通用寄存器数量
正确答案: A
解析:
Cache的速度介于CPU和内存之间,存储的是CPU中长用的数据和指令。
332 、 单选题
容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。若主
存4096块,且以字编址,那么主存地址和主存标记的位数分别为()。
A : 16,6
B : 17,6
C : 18,8
D : 19,8
正确答案: D
解析:
主存容量4K×128=512K字,故主存地址19位,由主存标记、组号和块内地址3部分组成。
因为字块大小为128个字,故块内地址7位,Cache被分成64/4=16组,故组号4位,主存
标记19-4-7=8位。
333 、 单选题
指令周期是指()。
A : CPU从主存取出一条指令的时间间
B : CPU执行一条指令的时间
C : PU从主存取出一条指令加上执行这条指令的时间
D : 时钟周期时间
正确答案: C解析:
CPU每取出并执行一条指令所需的全部时间成为指令周期。在大多数情况下,CPU是按
照:取指->执行->再取值->在执行…的顺序自动工作的。指令周期和时钟周期无
必然联系。
334 、 单选题
现有四级指令流水线,分别完成取指、取数、运算、传送结果4步操作。若完成上述操
作的时间依次为9ns、10ns、6ns、8ns。则流水线的操作周期应设计为()。
A : 6ns
B : 8ns
C : 9ns
D : 10ns
正确答案: D
解析:
如果流水线每步操作时间不一样,应选最慢的一步的操作时间作为操作周期。
335 、 单选题
计算机中()负责指令译码。
A : 算术逻辑单元
B : 控制单元
C : 存储器译码电路
D : 输入输出译码电路
正确答案: B
解析:
控制器是计算机的神经中枢,由它指挥各部件自动、协调的工作。具体而言,它首先要
命令存储器读出一条指令,成为取指过程,接着,它要对这条指令进行分析,给出该指
令要完成什么样的操作,并按寻址特征指明操作数的地址,称为分析阶段,最后根据操
作数所在的地址以及指令的操作码完成某种操作,成为执行阶段
336 、 单选题
在显示器的技术指标中,数据640×480,1024×768等表示()。
A : 显示器的分辨率
B : 显示器显示字符的最大行数和列数
C : 显示器的颜色指标
D : 显示器屏幕的大小正确答案: A
解析:
分辨率是指单位面积显示像素的数量。常见的显示器分辨率,比如CGA为320*200。
337 、 单选题
关于指令的功能及分类,下列叙述中正确的是()。
A : 算术与逻辑运算指令,通常完成算术运算或逻辑运算,都需要两个数据
B : 移位操作指令,通常用于把指定的两个操作数左移或右移一位
C : 转移指令、子程序调用与返回指令,用于解决数据调用次序的需求
D : 特权指令,通常仅用于实现系统软件,这类指令一般不提供给用户
正确答案: D
解析:
A项,算术与逻辑运算指令用于完成对一个(如自增、取反等)或两个数据的算术运算或逻
辑运算;B项,移位操作用于把一个操作数左移或右移一位或多位;C项,转移指令、子
程序调用与返回指令用于解决变动程序中指令执行次序的需求,而不是数据调用次序的
需求。
338 、 单选题
配置高速缓冲存储器(Cache)是为了解决()。
A : 内存与辅助存储器之间速度不匹配问题
B : CPU与辅助存储器之间速度不匹配问题
C : PU与内存储器之间速度不匹配问题
D : 主机与外设之间速度不匹配问题
正确答案: C
解析:
CPU、内存储器和辅助存储器这三者,运行速度CPU最快,内存次之,辅助存储器相对
最慢。另外,CPU只能从内存中读取内容,而不能直接从辅助存储器中读取内容。CPU
从内存中读取内容,存在着速度不匹配的问题,为了解决这一问题,在CPU与内存之间
放置高速缓冲存储器(Cache),它是由TTL器件组成,读取时间快。
339 、 单选题
为协调计算机系统各部件工作,需()提供统一的时钟标准
A : 总线缓冲器
B : 总线控制器
C : 时钟发生器D : 操作命令产生器
正确答案: C
解析:
A项,总线缓冲器是起缓冲作用的,是时钟信号的受动者。B项,总线控制器主要判决总
线的使用情况,也是在时钟信号的控制下工作。D项,操作命令产生器是对指令解码后,
产生具体控制信号的部件,它也是时钟信号的受动者。计算机系统的时钟信号的源头是
时钟发生器。
340 、 单选题
PC机地址总线的信号状态是()。
A : 单向双态
B : 双向三态
C : 双向双态
D : 单向三态
正确答案: A
解析:
地址总线上的代码用来指明CPU欲访问的存储单元或I/O端口的地址,由CPU输出,单向
传输。只有0和1两种状态。
341 、 单选题
在程序的执行过程中,Cache与主存的地址映象是由()。
A : 操作系统来管理的
B : 程序员调度的
C : 由硬件自动完成的
D : 用户软件完成
正确答案: C
解析:
地址映象变化机构将CPU送来的主存地址转为Cache地址,主要是主存的块号与Cache块
号间的转换,这种转换与转换的函数有关,而转换函数都是由硬件实现的。
342 、 单选题
将十进制数15/2表示成二进制浮点规格化数(阶符1位,阶码2位,数符1位,尾数4位)是()。
A : 01101111
B : 11111111C : 01111111
D : 01101110
正确答案: A
解析:
343 、 单选题
下面是有关DRAM和SRAM存储器芯片的叙述:Ⅰ.DRAM芯片的集成度比SRAM
高Ⅱ.DRAM芯片的成本比SRAM高Ⅲ.DRAM芯片的速度比SRAM快Ⅳ.DRAM芯片工作时需
要刷新,SRAM芯片工作时不需要刷新通常情况下,错误的是()。
A : Ⅰ和Ⅱ
B : Ⅱ和Ⅲ
C : Ⅲ和Ⅳ
D : Ⅰ和Ⅳ
正确答案: B
解析:
DRAM的集成度高于SRAM,SRAM的速度高于DRAM,可以推出DRAM的成本低于SRAM,
SRAM芯片工作时不需要刷新,DRAM芯片工作时需要刷新。
344 、 单选题
在串行进位的并行加法器中,影响加法器运算速度的关键因素是()。
A : 门电路的级延迟
B : 元器件速度
C : 进位传递延迟
D : 各位加法器速度的不同
正确答案: C
解析:
加法器是整个运算器的核心,提高加法器的运算速度最直接的方法就是多位并行加法。
本题中4个选项均会对加法器的速度产生影响,但只有进位传递延迟对并行加法器的影
响最为关键。
345 、 单选题
处理机主要由处理器、存储器和总线组成,总线包括()。
A : 数据总线、地址总线、控制总线B : 并行总线、串行总线、逻辑总线
C : 单工总线、双工总线、外部总线
D : 逻辑总线、物理总线、内部总线
正确答案: A
解析:
广义地讲,任何连接两个以上电子元器件的导线都可以称为总线。通常可分为4类。①
芯片内总线。用于在集成电路芯片内部各部分的连接。②元件级总线。用于一块电路板
内各元器件的连接。③内总线,又称系统总线。用于构成计算机各组成部分(CPU、内存
和接口等)的连接。④外总线,又称通信总线。用计算机与外设或计算机与计算机的连接
或通信。连接处理机的处理器、存储器及其他部件的总线属于内总线,按总线上所传送
的内容分为数据总线、地址总线和控制总线。
346 、 单选题
在高速缓存系统中,主存容量为12MB,Cache容量为400KB,则该存储系统的容量为()。
A : 12MB+400KB
B : 12MB
C : 12MB~12MB+400KB
D : 12MB~480KB
正确答案: B
解析:
A为干扰项。各层次的存储系统不是孤立工作的,三级结构的存储系统是围绕主存储器
来组织、管理和调度的存储器系统,它们既是一个整体,又要遵循系统运行的原理,其
中包括包含性原则。由于Cache中存放的是主存中某一部分信息的副本,所以不能认为
总容量为两个层次容量的简单相加。
347 、 单选题
()不可能是微指令格式中的组成部分。
A : 操作码字段
B : 操作控制字段
C : 外部条件字段
D : 下地址字段
正确答案: A
解析:
操作码字段是机器指令的组成部分,垂直型微指令中可能有微操作码字段,水平型微指
令中无相应字段。348 、 单选题
用高级语言编写的源程序转换成目标程序,是通过()来实现的。
A : Office程序
B : 汇编程序
C : 编译程序
D : 操作系统
正确答案: C
解析:
计算机语言分为机器语言、汇编语言和高级语言,但计算机能够识别的只有机器语言,
其他语言要经过编译程序,实现机器语言和高级语言的转换。
349 、 单选题
系统总线中地址线的功能是用于选择()。
A : 主存单元
B : I/O端口
C : 磁盘数据块
D : A或B
正确答案: D
解析:
地址线既可用于选择主存单元,也可用于选择I/O端口;磁盘通过磁盘控制器与主机相连,
故系统总线中的地址线只能用来选择磁盘控制器中的端口,而不能用来选择磁盘数据块。
350 、 单选题
操作数地址在PC计数器中,该操作数为()。
A : 相对寻址
B : 寄存器寻址
C : 基址寻址
D : 变址寻址
正确答案: A
解析:
相对寻址的有效地址是将程序计数器PC的内容(即当前指令的地址)与指令字中的形式地
址A相加而成。而寄存器寻址、基址寻址和变址寻址与PC计数器无关。351 、 单选题
CPU主要包括()。
A : 控制器
B : 控制器、运算器、Cache
C : 运算器和主存
D : 控制器、ALU和主存
正确答案: B
解析:
目前CPU主要包括控制器、运算器、Cache。Cache是CPU缓存,是位于CPU与内存之间
的临时存储器,它的容量比内存小得多,但是交换速度却比内存要快得多。
352 、 单选题
Cache常用的写回策略有写直达法和写回法。当采用写回法时,一个Cache数据块在()时
写回主存。
A : 任何一次写操作数时
B : 第一次写操作数时
C : 数据块被换出时
D : 以上都有可能
正确答案: C
解析:
写直达法写操作数时既写入Cache又写入主存;而写回法写操作数时写入Cache而不写入
主存,仅当数据被替换出Cache时才写回主存。
353 、 单选题
外设部件互连是当今个人计算机的主流总线结构,是计算机中处理器/存储器与外围控制
部件、扩展卡之间的互连接口,其规范既是互连机构的协议,也是电气和机械配置的规
范,常见的局部总线是()。
A : IS
B : PCI
C : MCA
D : PCMCIA
正确答案: B
解析:
PCI是常见的局部总线,它定义了32位数据总线,且可扩展为64位,支持突发读写,最大传输速率可达133MB/s,可同时支持多组外部设备。
354 、 单选题
计算机指令一般包括操作码和地址码两部分,为分析执行一条命令,其()。
A : 操作码应存入指令寄存器(IR),地址码应存入程序计数器(PC)
B : 操作码应存入程序计数器(PC),地址码应存入指令寄存器(IR)
C : 操作码和地址码都应存入指令寄存器
D : 操作码和地址码都应存入程序计数器
正确答案: C
解析:
指令寄存器(IR)用来保存当前正在执行的一条指令。当执行一条指令时,先把它从内存
取到数据寄存器(DR)中,然后再传送至IR。指令划分为操作码和地址码字段,由二进制
数字组成。为了执行任何给定的指令,必须对操作码进行测试,以便识别所要求的操作。
指令译码器就是做这项工作的。指令寄存器中操作码字段的输出就是指令译码器的输入。
操作码一经译码后,即可向操作控制器发出具体操作的特定信号。
355 、 单选题
A : 00011100
B : 10011100
C : 10011101
D : 以上都不是
正确答案: C
解析:
356 、 单选题
条件转移指令执行时所依据的条件来自()。
A : 指令寄存器IR
B : 程序计数器PC
C : 程序状态字寄存器PSWR
D : 主存地址寄存器MAR
正确答案: C解析:
程序状态字寄存器PSWR用来保存根据运算结果设置的各种状态位,这些状态位可以被
测试;条件转移指令正是通过测试这些状态位来决定是否跳转。
357 、 单选题
下列各种数制的数中最大的数是()。
A : (1001011)2
B : 75
C : (112)8
D : (4F)H
正确答案: D
解析:
转化为十进制的结果分别是:75,75,74,79。所以答案选择D。
358 、 单选题
计算机硬件能直接识别执行的语言是()。
A : 机器语言
B : 汇编语言
C : 高级语言
D : 第四代语言
正确答案: A
解析:
A项,计算机硬件能直接识别的语言只能是二进制的机器语言;B项,汇编语言是为了方
便程序员记忆,而开发出来的一种符号语言,它和机器语言基本上有一一对应的关系,
需要汇编器翻译成机器语言,才能被执行。CD项,高级语言、第四代语言都是更高层次
的语言,需要先编译成汇编语言,才能进行后续操作。
359 、 单选题
假定一台计算机的显示存储器用DRAM芯片实现,若要求显示分辨率为1600*1200,颜
色深度为24位,帧频为85Hz,显示总带宽的50%用来刷新屏幕,则需要的显存总带宽至
少约为()。
A : 245Mbps
B : 979Mbps
C : 7834Mbps
D : 1958Mbps正确答案: C
解析:
显存总带宽的计算:1600×1200×24×85÷50%≈7834Mbps。
360 、 单选题
计算机系统结构的层次结构按照由高到低的顺序是()。
A : 高级语言机器级、汇编语言机器级、传统机器语言机器级、微程序机器级
B : 高级语言机器级、应用语言机器级、汇编语言机器级、微程序机器级
C : 应用语言机器级、传统语言机器级、汇编语言机器级、操作系统机器级
D : 应用语言机器级、操作语言机器级、微程序机器级、传统机器语言机器级
正确答案: A
解析:
计算机系统结构的层次结构按照由高到低的顺序是高级语言机器级、汇编语言机器级、
传统机器语言机器级、微程序机器级。
361 、 单选题
正确答案: A
解析:
对堆栈的操作有入栈和出栈两种,两者的操作完全相反,包括功能和顺序均相反。
362 、 单选题
显示器的灰度级是指()。
A : 显示器上能显示的光点数
B : 显示字符的清晰程度C : 显示器中光点亮暗的层次级别
D : 显示器的亮度
正确答案: C
解析:
显示器的灰度级是指显示器中光点亮暗的层次级别。
363 、 单选题
下面关于RISC技术的描述中,正确的是()。
A : 采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况
B : 为了实现兼容,新设计的RISC是从原来的CISC系统的指令系统中挑选一部分实现的
C : RISC的主要目标是减少指令数
D : RISC设有乘、除法和浮点运算指令
正确答案: C
解析:
RISC的英文全称为“ReducedInstructionSetComputing”,中文即“精简指令
集”,RISC设计者把主要精力放在那些经常使用的指令上,尽量使它们具有简单高效的
特点。对不常用的功能,可以通过组合指令来实现,其主要目标是减少指令数。
364 、 单选题
以下说法中,错误的是()。
A : 指令执行过程中的第一步就是取指令操作
B : 为了进行取指令操作,控制器需要得到相应的指令
C : 取指令操作是控制器自动进行的
D : 在指令长度相同的情况下,所有取指令的操作都是相同的
正确答案: B
解析:
取指令操作完成的任务是将当前指令从主存中取出来并送至指令寄存器中去。这是指令
运行过程中第一步,与具体指令无关。取指令操作是控制器自动进行的,是控制器固有
的功能。只要指令的长度相同,取指令的操作都是相同的。
365 、 单选题
计算机中内存储器比外存储器()。
A : 读写速度快
B : 存储容量大C : 运算速度慢
D : 以上都正确
正确答案: A
解析:
计算机的内存储器也就是所说的内存,外存储器也就是所说的硬盘,内存的读取速度要
远远高于硬盘的读取速度,而内存容量很小。
366 、 单选题
定点运算器中判断溢出的条件是()。
A : 最高符号位产生进位
B : 符号位进位和最高数值位进位同时产生
C : 用般符号位表示数符,当运算结果的两个符号位不相同时
D : 用艘符号位表示数符,当运算结果的两个符号位相同时
正确答案: B
解析:
用般符号法表示数符时,结果的两个符号位代码不一致时,表示溢出(01表示上溢,10
表示下溢),两个符号位的代码一致时,表示没有溢出,最高符号位永远表示结果的正确
符号。
367 、 单选题
计算机的CPU每执行一个(),就完成一步基本运算。
A : 程序
B : 指令
C : 软件
D : 算法
正确答案: B
解析:
CPU执行的单位是指令。计算机指令就是指挥机器工作的指示和命令,程序就是一系列
按一定顺序排列的指令,执行程序的过程就是计算机的工作过程。
368 、 单选题
在衡量计算机的主要性能指标中,字长是()。
A : 计算机运算部件一次能够处理的二进制数据的位数
B : 8位二进制长度C : 计算机的总线数
D : 存储系统的容量
正确答案: A
解析:
字长是指计算机在同一时间内处理的一组二进制数的位数。
369 、 单选题
图形显示器可显示(),图像显示器可显示有亮暗层次的照片。
A : 立体图形
B : 没有亮暗层次的线条图
C : 有亮暗层次的照片
D : 有亮暗层次的线条图
正确答案: B
解析:
图形显示器和图像显示器的区别在于,图形显示器可显示没有亮暗层次的线条图,图像
显示器可显示有亮暗层次的照片。
370 、 单选题
针对8位二进制数,下列说法中正确的是()。
A : -127的补码为10000000
B : -127的反码等于0的移码
C : +1的移码等于-127的反码
D : 0的补码等于-1的反码
正确答案: B
解析:
原码中符号位1代表负数,0代表正数。正数的原码、补码和反码都相同,负数的反码为
除符号位外取反,负数的补码为其反码加1,移码为符号位取反的补码。故-127原码
为11111111,反码为10000000,补码为10000001,所以A项错误。0的移码
为10000000,和-127反码相同,故B正确。+1的移码为10000001不等于-127的反码,C
错误。-1的反码为10000001不等于0的补码,故D错误。
371 、 单选题
在原码恢复余数除法中,()。
A : 余数为负则商1B : 余数为负则商0
C : 余数与除数异号则商1
D : 余数与除数异号则商。
正确答案: B
解析:
原码除法中的恢复余数法规则:当余数为负时,上商。,加上除数,将其恢复成原来的
余数;如果余数为正,上商1。然后,每除一次,余数左移一位作为下一1除法的被除数。
372 、 单选题
在单独(独立)编址下,下面的说法()是对的。
A : 一个具体地址既可对应输入输出设备,也可对应内存单元
B : 一个具体地址只能对应内存单元
C : 一个具体地址只能对应输入输出设备
D : 只对应内存单元或只对应I/O设备
正确答案: A
解析:
I/O独立编址,I/O端口编址和存储器的编址相互独立,即I/O端口地址空间和存储器地址
空间分开设置,互不影响。采用这种编址方式,对I/O端口的操作使用输入/输出指
令(I/O指令)。
373 、 单选题
指令流水线中出现数据相关时流水线将受阻,()可解决数据相关问题。
A : 增加硬件资源
B : 采用旁路技术
C : 采用分支预测技术
D : 以上都可以
正确答案: B
解析:
旁路技术指不必等待某条指令的执行结果写回到寄存器后,再从寄存器取出结果,而是
直接将执行结果通过专用通路送至需要该结果的地方,可用来解决流水线的数据相关问
题。
374 、 单选题
CPU的指令系统又称为()。A : 汇编语言
B : 机器语言
C : 程序设计语言
D : 自然语言
正确答案: B
解析:
指令系统也称机器语言。每条指令都对应一串二进制代码。
375 、 单选题
以下说法错误的是()。
A : 同步通信有公共时钟,通信双方按约定好的时序联络。
B : 异步通信采用应答方式通信,具体的联络方式有不互锁、半互锁和全互锁。
C : 串行传输是指数据在一条线路上按位依次进行传输,线路成本低,但速度慢,适合
近距离的数据传输。
D : 并行传输是指每个数据位都有一条独立的传输线,所有的数据位同时传输。
正确答案: C
解析:
串行传输线路成本低,适合远距离的数据传输;并行传输速度快,成本高,适合近距离,
高速传输的场合。
376 、 单选题
将用8位二进制补码表示的十进制数-121,扩展成16位二进制补码,结果用十六进制表
示为()。
A : 0087H
B : FF87H
C : 8079H
D : FFF9H
正确答案: B
解析:
十进制数-121的8位二进制补码表示为10000111,扩展成16位二进制补码,符号扩展,
表示为1111111110000111。
377 、 单选题
在补码加法运算时,产生溢出的情况是()。Ⅰ.两个操作数的符号位相同,运算时采用单符号位,结果的符号位与操作数相同Ⅱ.两个操作数的符号位相同,运算时采用单符号位,
结果的符号位与操作数不同Ⅲ.运算时采用单符号位,结果的符号位和最高教位不同时产
生进位Ⅳ.运算时采用单符号位,结果的符号位和最高数位同时产生进位Ⅴ.运算时采用
双符号位,运算结果的两个符号位相同Ⅵ.运算时采用双符号位,运算结果的两个符号位
不同
A : Ⅰ,Ⅲ,V
B : Ⅱ,Ⅳ,Ⅵ
C : Ⅱ,Ⅲ,Ⅵ
D : Ⅰ,Ⅲ,Ⅵ
正确答案: C
解析:
378 、 单选题
至今为止,计算机中所含所有信息仍以二进制方式表示,其原因是()
A : 运算速度快
B : 节约元件
C : 物理器件性能决定
D : 信息处理方便
正确答案: C
解析:
20世纪被称作第三次科技革命的重要标志之一是计算机的发明与应用,而数字计算机只
能识别和处理由‘0′‘1′符号串组成的代码,其运算模式正是二进制。因为它只使
用0、1两个数字符号,非常简单方便,易于用电子方式实现。
379 、 单选题
Cache通常是采用()存储器实现的。
A : 闪速存储器
B : ROM
C : DRAM
D : SRAM正确答案: D
解析:
Cache的出现使得CPU可以不直接访问主存,而与高速Cache交换信息。一般Cache采用
高速的SRAM制作,其价格比主存贵,其容量远小于主存,但其能很好地解决速度和成
本的矛盾。
380 、 单选题
现在的计算机通常是将处理程序放在连续的内存地址中,CPU在执行这个处理程序时,
使用一个叫作()的寄存器来指示程序的执行顺序
A : 内存地址
B : 指令指针
C : 累加
D : 指令
正确答案: B
解析:
CPU内部有一个指令指针寄存器(IP),它用于存放下一条要执行的指令在代码段中的偏移
地址。在程序运行的过程中,它与代码段寄存器CS联用来确定下一条指令的物理地址。
计算机使用它来控制指令序列的执行流程。
381 、 单选题
某32位计算机的Cache容量为16KB,Cache块的大小为168,若主存与Cache地址映像采
用直接映像方式,则主存地址为0×1234E8F8的单元装入Cache的地址是()。
A : 00010001001101
B : 01000100011010
C : 10100011111000
D : 11010011101000
正确答案: C
解析:
因为Cache容量为16KB,所以Cache地址长14位。主存与Cache地址映像采用直接映像
方式,将32位的主存地址0×1234E8F8写成二进制,取低14位就是Cache地址。
382 、 单选题
下面关于作为PC机内存使用的ROM和RAM的叙述中,错误的是()。
A : ROM和RAM都是半导体存储器
B : PC机关机后,存储在PC机CMOSRAM中的内容一般不会丢失C : RAM芯片掉电后,存放在芯片中的内容会丢失
D : FlashROM芯片中的内容经一次写入后再也无法更改
正确答案: D
解析:
A项,ROM和RAM都是半导体存储器;BC项,RAM具有易失性,CMOSRAM不具有易失
性;D项,Flash中的内容可以多次改写。
383 、 单选题
奔腾Ⅱ/166表示CPU的型号为(),工作时的时钟频率为(),即一秒钟内发出()振荡脉
冲。CPU的时钟频率(),CPU的速度愈快。
A : 奔腾Ⅱ、166MHz、166万次、愈高
B : 奔腾Ⅱ、166MHz、256百万次、愈高
C : 奔腾Ⅱ、166MHz、166百万次、愈高
D : 奔腾Ⅱ、166MHz、166百万次、愈低
正确答案: A
解析:
时钟频率愈高,每秒钟产生的脉冲数愈多,则单位时间里可执行的指令数愈多,CPU的
速度愈快。
384 、 单选题
长度相同但格式不同的2种浮点数,假定前者阶码长、尾数短,后者阶码短、尾数长,
其他规定均相同,则它们可表示的数的范围和精度为()。
A : 两者可表示的数的范围和精度相同
B : 前者可表示的数的范围大且精度高
C : 后者可表示的数的范围大且精度高
D : 前者可表示的数的范围大但精度低
正确答案: D
解析:
在浮点数表示法中,阶码影响表示的范围,阶码越长表示的范围越大,尾数影响精度,
尾数越长,表示的精度越高。
385 、 单选题
冯·诺依曼机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是()。
A : 指令操作码的译码结果B : 指令和数据的寻址方式
C : 指令周期的不同阶段
D : 指令和数据所在的存储单元
正确答案: C
解析:
冯,诺依曼机中根据指令周期的不同阶段来区分从存储器取出的是指令还是数据:取指
周期取出的是指令;执行周期取出的是数据。此外,也可根据取数和取指令时的地址来
源不同来区分:指令地址来源于程序计数器PC;数据地址来源于地址形成部件
386 、 单选题
总线的从设备指的是()
A : 申请作为从设备的设备
B : 被主设备访问的设备
C : 掌握总线控制权的设备
D : 总线源设备
正确答案: B
解析:
从可否申请总线使用权角度考虑,总线设备可分为主设备和从设备。从数据传输方向角
度考虑,可分为源设备和目标设备。掌握总线控制权的设备是总线主设备,而被主设备
访问的设备是从设备。从设备是不需要申请的,从设备可为源设备也可为目标设备
387 、 单选题
“总线忙”信号的建立者是()。
A : 获得总线控制权的设备
B : 发出“总线请求”信号的设备
C : 总线控制器
D : CPU
正确答案: A
解析:
在总线控制中,申请使用总线的设备向总线控制器发出“总线请求”信号由总线控制器
进行裁决。如果经裁决允许该设备使用总线,就由总线控制器向该设备发出“总线允
许”信号,该设备接收到“总线允许”信号后获得总线控制权,同时发出“总线忙”信
号,用于通知其他设备此时总线已被占用。当该设备使用完总线时,将“总线忙”信号
撤销,释放总线。388 、 单选题
对计算机软、硬件资源进行管理,是下列选项中()的功能。
A : 操作系统
B : 数据库管理系统
C : 语言处理程序
D : 用户程序
正确答案: A
解析:
操作系统负责对计算机软、硬件资源进行管理,其功能包括进程管理、存储管理、文件
管理、作业管理和设备管理。
389 、 单选题
采用串行接口进行七位ASCII码传送,带有一位奇校验位和一位起始位和一位停止位,当
波特率为9600波特时,字符传送速率为()。
A : 480
B : 873
C : 960
D : 1371
正确答案: C
解析:
传送的信息量一共为10位,波特率为9600波特,则字符传送速率为9600/10=960。
390 、 单选题
在CPU的组成中不包含()。
A : 运算器
B : 存储器
C : 控制器
D : 寄存器
正确答案: B
解析:
CPU由运算器和控制器组成,而运算器和控制器中都包含寄存器。存储器不是CPU的组
成部分。391 、 单选题
在同步通信中,一个总线周期的传输过程是()。
A : 先传送数据,再传输地址
B : 先传送地址,再传输数据
C : 只传输数据
D : 只传输地址
正确答案: B
解析:
同步通信时一个总线传输周期内有4个时钟周期,第一个时钟周期CPU发出地址信息,第
二个时钟周期CPU发出读命令,输入设备在第三个时钟周期到来之前把CPU所需的数据
送到数据总线上,CPU在第三个时钟周期将总线上的数据信息取至寄存器中,第四个时
钟周期CPU撤销读命令。
392 、 单选题
下列数中最大的数是()。
正确答案: A
解析:
A选项转换为十进制为153;B选项转换为十进制为151;C选项转换成十进制为152。D选
项为十进制的152。故选A。
393 、 单选题
活动头磁盘的寻道时间是指()。
A : 最大寻道时间
B : 最小寻道时间
C : A、B之和
D : A、B的平均值
正确答案: D
解析:
寻道时间又叫平均寻道时间,是指磁盘最大寻道时间和最小寻道时间的平均值。394 、 单选题
某机主频为50MHZ,两个时钟周期组成一个机器周期,它的机器周期是()。
A : 10ns
B : 20ns
C : 40ns
D : 100ns
正确答案: C
解析:
主频为50MHZ,则时钟周期为1/50MHZ,由题中描述可知机器周期为时钟周期乘以2,
等于40ns。
395 、 单选题
常用于大型计算机的控制方式是()。
A : 程序中断控制
B : DMA
C : 程序直接控制
D : 通道方式
正确答案: D
解析:
经常用于大型计算机的控制方式是通道方式。通道方式,即能够根据程序控制多个外部
设备并提供了DMA共享的功能,而DMA只能进行固定的数据传输操作。根据数据传送方
式,通道可分成字节多路通道、选择通道和数组多路通道三种类型。
396 、 单选题
指令操作所需的数据不会来自()。
A : 寄存器
B : 指令本身
C : 主存
D : 控制存储器
正确答案: D
解析:
指令操作所需的数据可能来自于指令本身(立即寻址),也可能来自于寄存器(寄存器寻址)
或主存单元(多种寻址方式),但不会来自控制存储器。397 、 单选题
关于编译程序和解释程序,下面说法错误的是()。
A : 编译程序和解释程序的作用都是将高级语言程序转换成机器语言程序
B : 编译程序编译时间较长,运行速度较快
C : 解释程序方法较简单,运行速度也较快
D : 解释程序将源程序翻译成机器语言,并且翻译一条以后,立即执行这条语句
正确答案: C
解析:
398 、 单选题
以下关于CISC(复杂指令系统计算机)和RISC(精简指令系统计算机)的叙述中,错误的是()。
A : 采用RISC技术,指令系统中的指令种类和寻址方式更少
B : 在CISC中,其复杂指令都采用硬布线逻辑来执行
C : 采用CISC技术的CPU,其芯片设计复杂度更高
D : 在RISC中,更适合采用硬布线逻辑执行指令
正确答案: B
解析:
CISC(复杂指令系统计算机)的基本思想是:进一步增强原有指令的功能,用更为复杂的
新指令取代原先由软件子程序完成的功能,实现软件功能的硬件化,导致机器的指令系
统越来越庞大而复杂。CISC一般所含的指令数目至少300条以上,有的甚至超过500
条。RISC(精简指令系统计算机)的基本思想是:通过减少指令总数和简化指令功能,降
低硬件设计的复杂度,使指令能单周期执行,并通过优化编译提高指令的执行速度,采
用硬布线控制逻辑优化编译程序。RISC在20世纪70年代末开始兴起,使机器的指令系统
进一步精炼而简单。
399 、 单选题
如果主存容量为16M字节,且按字节编址,表示该主存地址至少多少位?()
A : 16
B : 20C : 24
D : 32
正确答案: C
解析:
400 、 单选题
CPU的中断周期前可能是()。
A : 取指周期
B : 间址周期
C : 执行周期
D : 以上都有可能
正确答案: C
解析:
CPU在一个指令周期结束时,即一条指令的执行周期结束后检查是否有中断请求,如果
有则进入中断周期,故中断周期前只可能是执行周期。
401 、 单选题
A : 106.7
B : 169.5
C : 207.3
D : 216.2
正确答案: C
解析:402 、 单选题
下列寻址方式中,执行速度最快的是()。
A : 立即数寻址
B : 直接寻址
C : 间接寻址
D : 寄存器间接寻址
正确答案: A
解析:
四个选项中,只有立即数寻址不需要访存,故其执行速度最快。
403 、 单选题
直接转移指令的功能是将指令中的地址代码送入()。
A : 地址寄存器
B : 累加器
C : PC
D : 存储器
正确答案: C
解析:
直接转移指令的功能是将指令中的地址代码送入PC中,PC中保持的总是将要执行的下一
条指令的地址。顺序执行时:PC+1;遇转移指令时,PC的内容由IR中的地址字段取得。
404 、 单选题
需要刷新的存储器是()。
A : SRAM
B : DRAM
C : ROM
D : 上述三种
正确答案: B
解析:
ROM是只读存储器,职能对其存储的内容独处,而不能对其重新写入;SRAM是静态随
机存储器,是以触发器原理寄存信息的;DRAM为动态随机存储器,以电容充放电原理
寄存信息。电容上的电荷一般只能维持1~2ms,因此即使电源不掉电,信息也会自动消
失,为此,必须在2ms内对所有的存储单元恢复一次原状态,这个过程称为再生或刷新。405 、 单选题
虚拟存储器常用的地址映像方式是()。
A : 组相联
B : 直接
C : 全相联
D : 段相联
正确答案: C
解析:
虚拟存储器常用的地址映像方式是全相连映射,全相联映像方式:将主存中的一个块直
接拷贝到Cache中任意一块上,Cache的数据块大小与主存的数据块存储的数据量大小相
等。优点:主存的块调入Cache中的位置不受限制,所以冲突率最低,空间利用率高。
缺点:无法从主存地址中直接获得Cache的块号,地址变换复杂,速度较慢。
406 、 单选题
在三级存储体系结构中,主存与Cache之间的信息调度过程,对()是不透明的。
A : 应用程序员
B : 系统程序员
C : 操作系统
D : 硬件设计人员
正确答案: C
解析:
主存与Cache之间的数据调动是由硬件自动完成的,所以对各类程序员均是透明的。由
于整个过程全部由硬件实现,因此程序运行过程中的信息调度由操作系统完成指挥,而
不是程序员。
407 、 单选题
在下列设备中,不能作为微机的输出设备的是()。
A : 打印机
B : 显示器
C : 绘图仪
D : 键盘和鼠标
正确答案: D
解析:
键盘、鼠标、扫描仪属于输入设备,显示器、打印机、绘图仪属于输出设备,外存储器(包括磁盘和硬盘)、触摸屏既是输入设备又是输出设备。
408 、 单选题
某数在计算机中用8421码表示为011110001001,其真值是()。
A : 789
B : 789H
C : 1929
D : 11110001001B
正确答案: A
解析:
409 、 单选题
与流水线最大吞吐率高低有关的是()。
A : 最慢子过程的时间
B : 最后子过程的时间
C : 各个子过程的时间
D : 最快子过程的时间
正确答案: A
解析:
410 、 单选题5位二进制定点小数,用补码表示时,最小负数是()。
A : 0.1111
B : 1.0001
C : 1.1111
D : 1.0000
正确答案: D
解析:
根据补码的编码规则,A项,真值为:0.1111;B项,真值为:-O.1111;C项,真值
为:-0.0001;D项,真值为:-1.0000。
411 、 单选题
CPU内若设置一组通用寄存器,那么通用寄存器的位数一般取决于()。
A : 指令字的长度
B : 地址寄存器的位数
C : 机器字长
D : 主存容量
正确答案: C
解析:
通用寄存器可用于传送和暂存数据,也可参与算术逻辑运算,并保存运算结果。除此之
外,它们还各自具有一些特殊功能。通用寄存器的长度取决于机器字长,汇编语言程序
员必须熟悉每个寄存器的一般用途和特殊用途,只有这样,才能在程序中做到正确、合
理地使用它们。
412 、 单选题
在4位有效信息上增加3位校验位后得到码长7位的海明校验码,它的检、纠错能力是()。
A : 纠一位错或检两位错
B : 纠一位错且检两位错
C : 只有纠错能力,没有纠错能力
D : 只有纠错能力,没有检错能力
正确答案: B
解析:413 、 单选题
下列存储器中,速度最慢的是()。
A : 硬盘存储器
B : 光盘存储器
C : 磁带存储器
D : 半导体存储器
正确答案: C
解析:
半导体存储器也称内存储器,速度是最快的;硬盘存储器、光盘存储器、磁带存储器都
属于外存储器,它们的速度依次减慢。
414 、 单选题
在单机系统中,三总线结构计算机的总线系统组成是()。
A : 系统总线、主存总线和I/O总线
B : 数据总线、地址总线和控制总线
C : 片内总线、系统总线和通信总线
D : ISA总线、VESA总线和PCI总线
正确答案: A
解析:
数据、地址和控制总线是系统总线中的3种信号线,不能与三总线结构相混淆:片内总
线、系统总线和通信总线是总线按功能层次的分类,也不能与三总线结构相混淆。
415 、 单选题
在IEEE754标准的浮点数编码表示中,()是隐含的。
A : 符号
B : 阶码
C : 尾数
D : 基数
正确答案: D
解析:416 、 单选题
计算机内存一般分为静态数据区、代码区、栈区和堆区,若某指令的操作数之一采用立
即数寻址方式,则该操作数位于()。
A : 静态数据区
B : 代码区
C : 栈区
D : 堆区
正确答案: B
解析:
立即数寻址方式是指指令所需的操作数由指令的地址码部分直接给出,其特点是取指令
时同时取出操作数,以提高指令的执行速度。静态数据区用于存放一对一的绑定且编译
时就可确定存储空间大小的数据;栈用于存放一对多的绑定且与活动同生存期的绑定;
堆用于存储由程序语句动态生成和撤销的数据。程序运行时,需要将程序代码(机器指,
令序列)和代码所操作的数据加载至内存,指令代码加载至代码区,数据则根据绑定关系
可能位于静态数据区、栈或堆区。
417 、 单选题
内存储器中,每一个存储单元被赋予唯一的一个序号,该序号称为()。
A : 容量
B : 编号
C : 标号
D : 地址
正确答案: D
解析:
在内存储器中,每一个存储单元被赋予唯一的一个序号,即地址,以便数据的存取。
418 、 单选题
下列说法中正确的是()。
A : 微处理器的程序称为微程序B : 微指令控制器的执行速度比硬布线控制器快
C : 存放微程序的控制存储器可用ROM或EPROM来实现
D : 在微程序控制器中,微指令使用机器指令来解释执行
正确答案: C
解析:
A项,显然错误;B项,机器指令使用微指令构成的微程序来解释执行,C项,微程序控
制器根据其指令是否可以修改,分为静态微程序控制器和动态微程序控制器,分别可
用ROM、EPROM来实现。D项,硬布线控制器的速度要比微程序控制器快。
419 、 单选题
对某一个任意程序,虚拟存储器的主存替换算法中命中率最高的是()。
A : LRU算法
B : LRU算法十FIFO算法
C : FIFO算法
D : 不一定
正确答案: D
解析:
FIFO算法选择最早调入的字块进行替换,它不需要记录各字块的使用情况,比较容易实
现,开销小,但没有根据访存的局部性原理,故不能提高Cache的命中率,因为最早调
入的信息可能以后还要用或者经常要用到,如循环程序。LRU算法比较好的利用访存局
部性原理,替换出及使用得最少的字块.它需要随时记录Cache中各字块的使用情况,以
便确定哪个字块是近期最少使用的字块,它实际上是一种推测的方法,比较复杂,一般
采用简化的方法,只记录每个块最近一次使用的时间,LRU算法的平均命中率比LRU高,
但是它们的命中率会受具体程序使用内存的情况的影响。
420 、 单选题
CPU的控制总线提供()。
A : 数据信号流
B : 存储器和I/O设备的时序信号和控制信号
C : 来自I/O设备和存储器的响应信号
D : B和C
正确答案: D
解析:
CPU的控制总线提供存储器和I/O设备的时序信号和控制信号以及来自I/O设备和存储器
的响应信号。421 、 单选题
我们所说的个人台式商用机属于()
A : 巨型机
B : 中型机
C : 小型机
D : 微型机
正确答案: D
解析:
微型计算机简称“微型机”“微机”,由于其具备人脑的某些功能,所以也称其为“微
电脑”。微型计算机是由大规模集成电路组成的、体积较小的电子计算机。它是以微处
理器为基础,配以内存储器及输入输出(I/O)接口电路和相应的辅助电路而构成的裸机。
422 、 单选题
显示器的分辨率是指()。
A : 显示屏上扫描线的行数
B : 显示屏上显示字符的个数
C : 显示屏面积
D : 显示屏上显示光点的个数
正确答案: D
解析:
分辨率(resolution)就是屏幕图像的精密度,是指显示器所能显示的像素的多少。由于屏
幕上的点、线和面都是由像素组成的,显示器可显示的像素越多,画面就越精细,同样
的屏幕区域内能显示的信息也越多,所以分辨率是个非常重要的性能指标之一。可以把
整个图像想象成是一个大型的棋盘,而分辨率的表示方式就是所有经线和纬线交叉点的
数目。一个字符占一定的显示屏面积,它由若干个像素(光点)组成。
423 、 单选题
以下不属于集中式总线仲裁方式的是()。
A : 冲突检测
B : 链式查询
C : 计数器定时查询
D : 独立请求
正确答案: A
解析:
集中式总线仲裁方式分为:(1)链式查询方式;(2)计数器定时查询方式;(3)独立请求方式。特点分别是:(1)距离仲裁器最近的设备优先级最高;(2)优先级均等而且可以用程序改变;
(3)响应时间快。
424 、 单选题
在计算机中,存放微程序的控制存储器在()中。
A : 外存
B : 高速缓存
C : 内存
D : CPU
正确答案: D
解析:
CPU包括运算逻辑部件、寄存器部件和控制部件,因此控制存储器在CPU中。
425 、 单选题
某SRAM芯片,其容量为lKx8位,加上电源端和接地端后,该芯片的引出线的最少数目应为
()。
A : 23
B : 25
C : 50
D : 20
正确答案: D
解析:
426 、 单选题
在虚拟存储器中,当程序正在执行时,由()完成地址映射。
A : 程序员
B : 编译器
C : 装入程序
D : 操作系统
正确答案: D
解析:
装入程序只是在已经映射好的虚拟地址中把可执行程序按照文件格式布置在虚拟内存中,并做一些初始化工作。映射地址是操作系统完成的。
427 、 单选题
中断向量地址是()。
A : 子程序入口地址
B : 中断服务例行程序入口地址
C : 中断服务例行程序入口地址的指示器
D : 例行程序入口地址
正确答案: C
解析:
中断向量地址存储的是中断服务例行程序入口地址的地址,即中断服务例行程序入口地
址的指示器。
428 、 单选题
中断响应由高到低的优先次序宜用()。
A : 访管→程序性→机器故障
B : 访管→程序性→重新启动
C : 外部→访管→程序性
D : 程序性→I/O→访管
正确答案: B
解析:
中断优先级由高至低为:访管一程序性一重新启动。重新启动应当等待其他任务完成后
再进行,优先级最低,访管指令最紧迫,优先级最高。硬件故障优先级最高,访问指令
优先级要高于外部中断。
429 、 单选题
下列关于页的说法正确的是()。
A : 页是逻辑单位,由系统划分,它的长度定长
B : 页是逻辑单位,由用户划分,它的长度不定长
C : 页是物理单位,由用户划分,它的长度不定长
D : 页是物理单位,由系统划分,它的长度定长
正确答案: D
解析:
页是物理单位,长度固定;段的逻辑单位,长度可变。430 、 单选题
硬布线控制器是一种()控制器。
A : 组合逻辑
B : 存储逻辑
C : 时序逻辑
D : 微程序
正确答案: A
解析:
硬布线控制器是将控制部件做成产生专门固定时序控制信号的逻辑电路,产生各种控制
信号,又称为组合逻辑控制器。
431 、 单选题
计算机系统中,各种数据和命令传输的公共通道称为()。
A : 存储器
B : 总线
C : 内存
D : 中央处理器
正确答案: B
解析:
大型计算机系统中,把运算器和控制器做在一起,叫作中央处理器(CPU),各部分之间
采用总线方式连接。CPU的主要功能是:运算和控制。“I/O接口”是输入输出接口,可
以外接打印机、显示器、外存储器等各种输入输出设备。上面一条粗线横线叫“总线”,
英文名称是“Bus”,它是各种数据和命令传输的公共通道。
432 、 单选题
在微机系统中,主机与高速硬盘进行数据交换一般用()方式。
A : 程序中断控制
B : DMA
C : 程序直接控制
D : 通道方式
正确答案: B
解析:
DMA方式,DirectMemoryAccess,也称为成组数据传送方式,有时也称为直接内存操作。DMA方式的主要优点是速度快。由于CPU根本不参加传送操作,因此就省去了CPU
取指令、取数、送数等操作。主机与高速硬盘进行数据交换,要求就是速度快,因此一
般用DMA方式。
433 、 单选题
个人计算机的基本输入输出系统BIOS存放在()。
A : 硬盘
B : 寄存盘
C : RAM
D : ROM
正确答案: D
解析:
434 、 单选题
控制存储器使用EPROM构成的控制器是()。
A : 静态微程序控制器
B : 动态微程序控制器
C : 毫微程序控制器
D : 以上都不对
正确答案: B
解析:
采用EPROM作为控制存储器,可以通过改变微指令和微程序来改变机器的指令系统,此
时控制器又称为动态微程序控制器。
435 、 单选题
磁盘外部设备适合于连接()。
A : 数组多路通道或字节通道
B : 任意一种通道
C : 数组多路通道或选择通道
D : 字节多路通道或选择通道
正确答案: C
解析:(1)数组多路通道允许多个设备同时工作,但只允许一个设备进行传输型操作,其他设备
进行控制型操作。而字节多路通道不仅允许多个设备同时操作,而且也允许它们同时进
行传输型操作。(2)数组多路通道与设备之间数据传送的基本单位是数据块,通道必须为
一个设备传送完一个数据块以后,才能为别的设备传送数据块。而字节多路通道与设备
之间数据传送的基本单位是字节,通道为一个设备传送一个字节后,又可以为另一个设
备传送一个字节,因此各设备与通道之间的数据传送是以字节为单位交替进行。字节多
路通道适合低速设备,数组多路通道适合高速设备,选择通道又称为高速通道,适合于
速度很高的设备,并且一次只能选择一个设备进行传输。磁盘属于高速设备,所以适用
于连接数组多路通道或选择通道。
436 、 单选题
下列因素中,与Cache的命中率无关的是()。
A : 主存的存取时间
B : 块的大小
C : ache的组织方式
D : Cache的容量
正确答案: A
解析:
主存的存取时间和Cache的命中率无关,Cache块的大小和组织方式会影响到Cache命中
率,Cache容量越大,命中率会越高。
437 、 单选题
计算机主频的周期是指()。
A : 指令周期
B : 时钟周期
C : PU周期
D : 存取周期
正确答案: B
解析:
CPU的主频,即CPU内核工作的时钟频率(CPUClockSpeed),通常所说的某某CPU是多少
兆赫的,而这个多少兆赫就是“CPU的主频”。很多人认为CPU的主频就是其运行速度,
其实不然。CPU的主频表示在CPU内数字脉冲信号震荡的速度,与CPU实际的运算能力
并没有直接关系。
438 、 单选题
同步通信比异步通信具有较高的传输频率,这是因为()。
A : 同步通信方式的总线长度较短B : 同步通信采用一个公共时钟信号进行同步
C : 同步通信不需要应答信号
D : 同步通信中各部件存取时间比较短
正确答案: B
解析:
同步通信是一种比特同步通信技术,要求发收双方具有同频同相的同步时钟信号,只需
在传送报文的最前面附加特定的同步字符,使发收双方建立同步,此后便在同步时钟的
控制下逐位发送/接收。异步通信在发送字符时,所发送的字符之间的时隙可以是任意的,
当然,接收端必须时刻做好接收的准备(如果接收端主机的电源都没有加上,那么发送端
发送字符就没有意义,因为接收端根本无法接收)。发送端可以在任意时刻开始发送字符,
因此必须在每一个字符的开始和结束的地方加上标志,即加上开始位和停止位,以便使
接收端能够正确地将每一个字符接收下来。内部处理器在完成了相应的操作后,通过一
个回调的机制,以便通知发送端发送的字符已经得到了回复。
439 、 单选题
一般来讲,直接映象常用在()。
A : 小容量高速Cache
B : 大容量高速Cache
C : 小容量低速Cache
D : 大容量低速Cache
正确答案: B
解析:
直接映象的地址转换速度快,但块的冲突概率较高。在大容量高速Cache系统中使用直
接映象方式,即可以发挥Cache的高速度,又可以减少块的冲突概率。
440 、 单选题
关于基址寻址和变址寻址,下列说法中错误的是()。
A : 两者都可扩大指令的寻址范围
B : 两者在取操作数之前都需要对有效地址进行计算
C : 在程序执行过程中,基址寄存器的内容不可变,变址寄存器中的内容可变
D : 基址寄存器和变址寄存器的内容都由用户确定
正确答案: D
解析:
基址寄存器常用来实现多道程序,其内容一般由操作系统确定。441 、 单选题
PC的键盘常常采用单片机作为键盘控制器,它通过一条5芯电缆向主机提供闭合键的()。
A : 二进制代码
B : CD码
C : ASCⅡ码
D : 扫描码
正确答案: D
解析:
单片机通过执行固化在ROM中的键盘管理和扫描程序,对键盘矩阵进行扫描,发现、识
别按下键的位置,形成与按键位置对应的扫描码,并以串行的方式送给主机
442 、 单选题
用74181和74182芯片构成小组内并行进位,小组间并行进位,大组间串行进位的32
位ALU,需要74182芯片的片数为()。
A : 0
B : 1
C : 2
D : 3
正确答案: C
解析:
74181是内部并行进位的4位ALU芯片,74182是4位先行进位芯片,故4片74181和l
片74182可构成小组内并行进位。小组间并行进位的16位ALU;义题目要求构成小组内
并行进位,大组内串行进位的32位ALU,故只需将2个前述16位ALU串联即可,共需2
片74182芯片,选C项。
443 、 单选题
处理机主要由处理器、存储器和总线组成。下列属于总线的是()。
A : 数据总线
B : 接收总线
C : 串行总线
D : 并行总线
正确答案: A
解析:
计算机总线的分类按照总线内部信息传输的性质,总线可分为:数据总线.DB用于传送数据信息;地址总线:AB是专门用来传送地址的;控制总线:CB控制总线包括控制、时
序和中断信号线:电源总线,PB用于向系统提供电源。按照总线在系统结构中的层次位
置,总线可分为:片内总线(On-ChipBus)在集成电路的内部,用来连接各功能单元的信
息通路;内部总线(InternalBus)用于计算机内部模块(板)之间通信;外部总
线(ExternalBus),又称通讯总线,用于计算机之间或计算机与设备之间通信。根据总线
的数据传输方式,总线可分为:并行总线,每个信号都有自己的信号线;串行总线,所
有信号复用一对信号线。
444 、 单选题
对某个寄存器中操作数的寻址方式称为()寻址。
A : 直接
B : 间接
C : 寄存器
D : 寄存器间接
正确答案: C
解析:
操作数在寄存器中的寻址方式为“寄存器直接寻址”,也叫“寄存器寻址”。当操作数
的内存偏移地址在寄存器中时叫“寄存器间接寻址”。
445 、 单选题
若内存地址区间为4000H~43FFH,每个存储单位可存储16位二进制数,该内存区域由4
片存储器芯片构成,则构成该内存所用的存储器芯片的容量是()。
A : 512×16bit
B : 256×8bit
C : 256×16bit
D : 1024×8bit
正确答案: C
解析:
根据题意,内存地址区间为4000H~43FFH,每个存贮单元存储16位二进制数的容量与4
片存储器芯片构成的容量相同。因此,先求出内存地址区间为4000H~43FFH所占的存
储单元与16位二进制数相乘得到容量大小,然后与内存区域内的芯片数相除得到每片存
储器芯片的容量。(1)计算出存储单位个
数:43FFH-4000H=3FFH;3FFH=3×162+F×16+F×1=768+240+15=1023;1023+1=1024;
(2)计算出总容量大小:1024×16bit(3)计算出每片存储器芯片的容
量:1024×16bit/4=256×16bit;
446 、 单选题A : 1011011
B : 0111011
C : 1001011
D : 以上都不是
正确答案: B
解析:
447 、 单选题
虚拟存储器中的页表有快表和慢表之分,下面关于页表的叙述中正确的是()。
A : 快表与慢表都存储在主存中,但快表比慢表容量小
B : 快表采用了优化的搜索算法,因此查找速度快
C : 快表比慢表的命中率高,因此快表可以得到更多的搜索结果
D : 快表采用快速存储器件组成,按照查找内容访问,因此比慢表查找速度快
正确答案: D
解析:
将当前最常用的页表信息存放在一个小容量的高速存储器中,称为快表,与快表相对应,
存放在主存中的页表称为慢表。快表只是慢表的一个副本,而且只存放了慢表中很少的
一部分。快表按内容访问,查表速度快。
448 、 单选题
算术/逻辑运算单元74181ALU芯片可完成()。
A : 16种逻辑运算功能
B : 16种算术运算功能
C : 4位乘法运算和除法运算功能
D : 16种算术运算功能和16种逻辑运算功能
正确答案: D
解析:
74181ALU有两种工作方式。对正逻辑操作数来说,算术运算称高电平操作,逻辑运算
称正逻辑操作(即高电平为“1”,低电平为“0”)。对于负逻辑操作数来说,正好相反。
由于S-S有16种状态组合,因此对正逻辑输入与输出而言,有16种算术运算功能和16种
逻辑运算功能。同样,对于负逻辑输入与输出而言,也有16种算术运算功能和16种逻辑运算功能。
449 、 单选题
假设某硬盘由5个盘片构成(共有8个记录面),盘面有效记录区域的外直径为30cm,内直
径为10cm,记录位密度为250位/mm,磁道密度为16道/mm,每磁道分16个扇区,每
扇区512字节,则该硬盘的格式化容量约是()。
正确答案: D
解析:
格式化容量计算中根据扇区数和扇区容量计算出每条磁道上的信息量,然后再乘以总磁
道数。而总磁道数计算时,首先求出每面磁道数(柱面数),再乘以记录面数。
450 、 单选题
交叉存储器实质上是()。
A : 一种模块式存储器,能并行执行多个独立的读写操作
B : 一种模块式存储器,能串行执行多个独立的读写操作
C : 一种整体式存储器,能并行执行多个独立的读写操作
D : 一种整体式存储器,能串行执行多个独立的读写操作
正确答案: A
解析:
交叉存储器通常是指存储器的各个体(模块)是按字交叉的,可以对多个体同时进行读写。
字交叉存储器非常适合于处理:Cache读失效,写回法Cache中的写回。
451 、 单选题
十六进制小数0.ACBEDF的十进制表示为()。
A : 1.1331055
B : 1.1201055
C : 1.1321055
D : 1.1321655正确答案: C
解析:
452 、 单选题
微程序存放在()中。
A : 指令寄存器
B : RAM
C : 控制存储器
D : 内存储器
正确答案: C
解析:
CPU内部有一个控制存储器,里面存放着各种程序指令对应的微程序段。当CPU执行一
句程序指令时,会从控制存储器里取一段与该程序指令对应的微程序段解释执行,从而
完成该程序语句的功能。
453 、 单选题
在主机与外设的信息传递中,选项中的()不是一种过程控制方式。
A : 直接程序传送
B : 程序中断
C : 直接存储器存取(DMA)
D : 通道控制
正确答案: A
解析:
过程控制方式有程序查询方式、程序中断方式、DMA、通道方式和处理机方式。直接程
序传送不是一种过程控制方式。
454 、 单选题
在微程序控制中,把操作控制信号编成()。
A : 微指令
B : 微地址
C : 操作码
D : 程序正确答案: A
解析:
微程序控制的基本思想是把指令执行所需要的所有控制信号存放在控制存储器中,需要
时从这个存储器中读取,即把操作控制信号编成微指令,存放在控制存储器中。一条机
器指令的功能通常用许多条微指令组成的序列来实现,这个微指令序列称为微程序。微
指令在控制存储器中的存储位置称为微地址。
455 、 单选题
在机器数中,零的表示形式唯一的是()。
A : 原码
B : 补码
C : 反码
D : 原码和反码
正确答案: B
解析:
计算机中零也有正负之分,原码中零有两种表示形式:10000000或00000000,反码也
有两种表示形式:11111111或01111111。补码中正零和负零的表示形式相同都
为:00000000。
456 、 单选题
在一个按字节编址的计算机中,若数据在存储器中以小端方案存放。假定int行变量i的地
址为08000000H,i的机器数为01234567H,地址08000000H单元的内容是()。
A : OIH
B : 23H
C : 45H
D : 67H
正确答案: D
解析:
小端方案是将最低有效字节存储在最小位置。在数01234567H中,最低有效字节为67H。
457 、 单选题
支持动态地址再定位的寻址方式是()。
A : 变址寻址
B : 直接寻址
C : 基址寻址D : 间接寻址
正确答案: C
解析:
基址寻址,将CPU中基址寄存器的内容,加上指令格式中的形式地址而形成操作数的有
效地址。被引用的专用寄存器含有一个存储器地址,地址字段含有一个相对于该地址的
偏移量(通常是无符号的整数)。寄存器的引用可以是显式的,也可以是隐式的。基址寻
址方式,主要用来解决程序的动态定位问题。在多道程序的环境下,用户不可决定自己
使用的主存区,因而在编程时常按(以零为基准地址)相对地址来编写,当程序被放入主
存时,操作系统根据主存空间情况给基址寄存器赋值,从而将虚地址转化为实地址。
458 、 单选题
操作数地址存放在寄存器的寻址方式叫()。
A : 相对寻址方式
B : 变址寄存器寻址方式
C : 寄存器寻址方式
D : 寄存器间接寻址方式
正确答案: D
解析:
在寄存器寻址的指令字中,地址码字段直接指出了寄存器的编号;在寄存器间接寻址方
式中,寄存器中的内容不是操作数,而是操作数所在主存单元的地址号。
459 、 单选题
在下列四句话中,最能准确反映计算机主要功能的是()。
A : 计算机可以存储大量信息
B : 计算机可实现高速运算
C : 计算机是一种信息处理机
D : 计算机能代替人的脑力劳动
正确答案: C
解析:
计算机(computer)俗称电脑,是一种用于高速计算的电子计算机器,既可以进行数值计
算,又可以进行逻辑计算,还具有存储记忆功能。是能够按照程序运行,自动、高速处
理海量数据的现代化智能电子设备。
460 、 单选题
关联存储器是按()进行寻址的存储器。A : 地址指定与堆栈存取方式结合
B : 地址指定方式
C : 堆栈存取方式
D : 内容指定方式
正确答案: D
解析:
关联存储器,是一种不根据地址而是根据存储内容来进行存取的存储器,可以实现快速
地查找快表。
461 、 单选题
下列关于设备驱动的叙述中,错误的是()。
A : 每个硬件设备都需要设备驱动程序
B : 设备驱动程序也有需要升级的
C : 同一类设备都会有一个通用的驱动程序
D : 硬件设备原厂商设计的驱动程序更符合设备需求
正确答案: A
解析:
CPU、内存等硬件不需要设备驱动程序。
462 、 单选题
EEPROM是()制度存储器。
A : 固定掩模型
B : 一次可编程写入型
C : 紫外线擦除可编程写入型
D : 以上都不是
正确答案: D
解析:
EEPROM可以用电来擦除和多次编程。
463 、 单选题
主机、外设不能并行工作的方式是()。
A : 程序查询方式
B : 中断方式C : 通道方式
D : 以上都不正确
正确答案: A
解析:
程序查询方式是一种程序直接控制方式,这是主机与外设间进行信息交换的最简单的方
式,这种方式控制简单,但外设和主机不能同时工作,各外设之间也不能同时工作,系
统效率很低,因此,仅适用于外设的数目不多,对I/O处理的实时要求不那么高,CPU的
操作任务比较单一,并不很忙的情况。
464 、 单选题
在独立编址方式下,存储单元和I/O设备是()来区分的。
A : 不同的地址代码
B : 不同的指令或不同的控制信号
C : 不同的地址总线
D : 上述都不对
正确答案: B
解析:
设备的编址方式包括统一编址方式和独立编址方式,统一编址就是将I/O地址看做是存储
器地址的一部分,独立编址是指I/O地址和存储器地址是分开的,所有对I/O设备的访问
必须有专用的I/O指令。
465 、 单选题
在定点运算器中,无论采用般符号位还是单符号位,必须有()。
A : 译码电路,它一般用与非门来实现
B : 编码电路,它一般用或非门来实现
C : 溢出判断电路,它一般用异或门来实现
D : 移位电路,它一般用与或非门来实现
正确答案: C
解析:
溢出判断方法为数值位的最高位向符号位的进位与符号位向更高位的进位进行异或运算,
因此需要用异或门实现。
466 、 单选题
没有外储器的计算机监控程序可以存放在()。
A : RAMB : ROM
C : RAM和ROM
D : CPU
正确答案: B
解析:
计算机监控程序应该放在非易失性存储器里面,RAM断电后信息丢失,而CPU不能用来
存储程序,只有ROM信息不易失。
467 、 单选题
在关中断状态,不可响应的中断是()。
A : 可屏蔽中断
B : 软件中断
C : 硬件中断
D : 不可屏蔽中断
正确答案: A
解析:
中断是指当出现需要时,CPU暂时停止当前程序的执行转而执行处理新情况的程序和执
行过程。即在程序运行过程中,系统出现了一个必须由CPU立即处理的情况,此
时,CPU暂时中止程序的执行转而处理这个新的情况的过程就叫作中断。而关中断是指
在此中断处理完成前,不处理其他中断。在关中断状态,不可响应的中断是可屏蔽中断。
468 、 单选题
下列选项中,能缩短程序执行时间的措施是()。Ⅰ.提高CPU时钟频率Ⅱ.优化数据通路结
构Ⅲ,对程序进行编译优化
A : 仅Ⅰ和Ⅱ
B : 仅Ⅱ和Ⅲ
C : 仅Ⅰ和Ⅲ
D : Ⅰ,Ⅱ,Ⅲ
正确答案: D
解析:
对于I,CPU的时钟频率也就是CPU主频。一般说来,一个时钟周期内完成的指令数是固
定的,所以主频越高,CPU的速度就越快,程序的执行时间就越短。对于Ⅱ,数据在功
能部件之间传送的路径称为数据通路,数据通路的功能是实现CPU内部的运算器和寄存
器以及寄存器之间的数据交换。优化数据通路结构,可以有效提高计算机系统的吞吐量,
从而加快程序的执行。对于Ⅲ,计算机程序需先转化为机器指令序列才能最终得到执行,
通过对程序进行编译优化可以得到更优的指令序列,从而使程序的执行时间缩短。469 、 单选题
同步通信比异步通信数据传输率高的原因是()。
A : 同步通信不需要应答信号
B : 同步通信使用公共时钟进行同步
C : 同步通信中,通信双方的速度相近
D : 以上都包括
正确答案: D
解析:
A项、B项、C项都是同步通信数据传输率高于异步通信的原因,同步通信比异步通信数
据传输率高正是这些原因综合作用的结果。
470 、 单选题
下列叙述中,正确的是()。
A : 内存中存放的是当前正在执行的应用程序和所需的数据
B : 内存中存放的是当前暂时不用的程序和数据
C : 外存中存放的是当前正在执行的程序和所需的数据
D : 内存中只能存放指令
正确答案: A
解析:
内存中存放的是当前正在执行的应用程序和所需的数据。
471 、 单选题
假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存1000次,其中访
问Cache缺失(未命中)50次,则Cache的命中率是()。
A : 5%
B : 9.5%
C : 50%
D : 95%
正确答案: D
解析:
假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访
问Cache缺失(未命中)50次,则Cache的命中率是(1000-50)/1000=950/o。472 、 单选题
常用的虚拟存储系统由()两级存储器组成。
A : 主存一辅存
B : 快存一主存
C : 快存一辅存
D : 通用寄存器一主存
正确答案: A
解析:
虚拟存储系统的两级存储方式为:主存一辅存。三级存储器为:高级缓冲存储器一主存.
辅存。
473 、 单选题
在微型计算机系统中,I/O接口位于()之间。
A : CPU和内存储器
B : 外部设备和内存储器
C : 总线和输入输出设备
D : 主机和输入输出设备
正确答案: A
解析:
I/O端口有三类:数据端口、状态端口和控制端口。CPU和外设进行数据传输时,各种外
设通过数据线、控制线、状态线和I/O端口连接,CPU再通过地址总线、控制总线和数据
总线与I/O端口交换信息。可见CPU通过接口与外设交换信息。
474 、 单选题
同步控制是()。
A : 只适用于CPU控制的方式
B : 只适用于外围设备控制的方式
C : 由统一时序信号控制的方式.
D : 所有指令执行的时间都相同的方式
正确答案: C
解析:
同步控制是指任何一条指令或指令中任何一个微操作的执行都是事先确定的,并且都受
统一基准时标的时序信号控制的方式475 、 单选题
有一个CRT的分辨率是1024×768像素,颜色数为256色,则刷新存储器的容量是()。
A : 768KB
B : 512KB
C : 256KB
D : 2MB
正确答案: A
解析:
颜色数为256色即颜色位数为8bit。占用显存容量:水平分辨率×垂直分辨率×颜色位
数/8bit=1024×768×8bit/8bit=768KB。
476 、 单选题
在虚拟存贮器中,当程序正在执行时,由()完成地址映射。
A : 程序员
B : 编译器
C : 装入程序
D : 操作系统
正确答案: D
解析:
装入程序只是在已经映射好的虚拟地址中把可执行程序按照文件格式布置在虚拟内存中,
并做一些初始化工作。映射地址是操作系统完成的。
477 、 单选题
CPU可以用来描述计算机的()。
A : 运算速度
B : 输入功率
C : 磁盘转速
D : 更新频率
正确答案: A
解析:
CPU可以用来描述计算机的运算速度,CPU有一项性能指标为主频,也叫时钟频率,单
位是兆赫(MHz)或千兆赫(GHz),用来表示CPU的运算、处理的速度。478 、 单选题
CPU组成中不包括()。
A : 地址寄存器
B : 指令寄存器
C : 指令译码器
D : 地址译码器
正确答案: D
解析:
479 、 单选题
某计算机的指令系统中共有101条不同的指令,采用微程序控制方式时,控制存储器中
具有的微程序数目至少是()
A : 101
B : 102
C : 103
D : 104
正确答案: B
解析:
除去101条机器指令所对应的101个微程序外,至少还有一个取指微程序,所以至少
有102个微程序。480 、 单选题
补码除法中,根据()上商0。
A : 余数为负
B : 余数的符号与被除数的符号相同
C : 余数的符号与被除数的符号不同
D : 余数的符号与除数的符号不同
正确答案: D
解析:
补码除法中,当余数的符号与除数的符号相同时,上商1;当余数的符号与除数的符号
不同时,上商0。
481 、 单选题
使主机从外部获取信息的设备称为()。
A : 输入设备
B : 外部设备
C : 外部存储器
D : 输出设备
正确答案: A
解析:
输入设备是使主机从外部获取信息的设备,而输出设备是从内部获得信息的设备。
482 、 单选题
以下关于CPU的叙述中,错误的是()。
A : CPU产生每条指令的操作信号并将操作信号送往相应的部件进行控制
B : 程序计数器PC除了存放指令地址,也可以临时存储算术/逻辑运算结果
C : PU中的控制器决定计算机运行过程的自动化
D : 指令译码器是CPU控制器中的部件
正确答案: B
解析:
CPU是计算机的控制中心,主要由运算器、控制器、寄存器组和内部总线等部件组成。
控制器由程序计数器、指令寄存器、指令译码器、时序产生器和操作控制器组成,它是
发布命令的“决策机构”,即完成协调和指挥整个计算机系统的操作。它的主要功能有:
从内存中取出一条指令.并指出下一条指令在内存中的位置;对指令进行译码或测试,并产生相应的操作控制信号,以便启动规定的动作;指挥并控制CPU、内存和输入输出设
备之间数据的流动。程序计数器(PC)是专用寄存器,具有寄存信息和计数两种功能,又
称为指令计数器,在程序开始执行前,将程序的起始地址送入PC,该地址在程序加载到
内存时确定,因此PC的初始内容即是程序第一条指令的地址。执行指令时,CPU将自动
修改PC的内容,以便使其保持的总是将要执行的下一条指令的地址。由于大多数指令都
是按顺序执行的,因此修改的过程通常只是简单地对PC加1。当遇到转移指令时,后继
指令的地址根据当前指令的地址加上一个向前或向后转移的位移量得到,或者根据转移
指令给出的直接转移的地址得到。
483 、 单选题
定点运算器产生溢出的原因是()。
A : 参加运算的操作数超过机器数的表示范围
B : 运算结果超过机器数的表示范围
C : 运算过程中最高位产生进位或借位
D : 寄存器位数限制,丢掉低位数值
正确答案: B
解析:
定点运算器的特点是机器数所表示的范围较小,其产生溢出的原因是超过机器数的表示
范围。
484 、 单选题
设相对寻址的转移指令占两个字节,第1个字节是操作码,第2个字节是相对位移量(用补
码表示)。每当CPU从存储器取出第1个字节时,即自动完成(PC)+1→PC。若当前PC的内
容为3008H,要求转移到3000H,则该转移指令第2字节的内容应为()。
A : 08H
B : 09H
C : F7H
D : F6H
正确答案: D
解析:
由于转移指令占两个字节,当PC的内容为3008H时,执行完转移指令后PC的内容
为300AH,所以有3000H-300AH=-AH,用补码表示为F6H。
485 、 单选题
下列关于RISC机的说法中错误的是()。
A : 指令长度固定,指令格式种类少,寻址方式种类少
B : 配备大量通用寄存器C : 强调采用流水线技术进行优化
D : 较少使用硬布线逻辑实现
正确答案: D
解析:
ABC项都是RISC机的特点,D项,RISC机由于指令结构较简单,故常采用速度较快的硬
布线逻辑来实现。
486 、 单选题
CPU内通用寄存器的位数与()有关。
A : 存储器容量
B : 机器字长
C : 指令的长度
D : CPU的管脚
正确答案: B
解析:
通常一个寄存器保存一个机器字长的数据,通用寄存器的最大位数等于机器字长。
487 、 单选题
存储字长是指()。
A : 存放在一个存储单元中的二进制代码组合
B : 存放在一个存储单元中的二进制代码位数
C : 存储单元的个数
D : 机器指令的位数
正确答案: B
解析:
一个存储单元可存储一串二进制代码.这串二进制代码的位数称为存储字长。存储器的容
量=存储单元个数x存储字长。
488 、 单选题
在CPU的寄存器中,()对用户是透明的。
A : 程序计数器
B : 状态寄存器
C : 指令寄存器
D : 通用寄存器正确答案: C
解析:
指令寄存器中存放当前执行的指令,不需要用户的任何干预,所以对用户是透明的。其
他三种寄存器的内容可由程序员指定。
489 、 单选题
处理报废电脑的流程时,以下哪一个选项对于安全专业人员来说是最需要考虑的内容()。
A : 在扇区这个级别上,硬盘已经被多次重复写入,但是在离开组织前没有进行重新格
式化
B : 硬盘上所有的文件和文件夹都分别删除了,并在离开组织前进行重新格式化
C : 在离开组织前,通过在硬盘特定位置上洞穿盘片,进行打洞,使得硬盘变得不可读
取
D : 由内部的安全人员将硬盘送到附近的金属回收公司,对硬盘进行登记并粉碎
正确答案: B
解析:
只有对硬盘的数据删除并格式化后才能保证硬盘中没有数据,并且保证内部数据的安全。
490 、 单选题
以下关于Cache的叙述中,正确的是()。
A : Cache的设计目标是容量尽可能与主存容量相等
B : 在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素
C : ache的设计思想是在合理成本下提高命中率
D : CPU中的Cache容量应大于CPU之外的Cache容量
正确答案: C
解析:
Cache是一个高速小容量的临时存储器,可以用高速的静态存储器(SRAM)芯片实现,可
以集成到CPU芯片内部,或者设置在CPU与内存之间,用于存储CPU最经常访问的指令
或者操作数据。Cache的出现是基于两种因素:首先是由于CPU的速度和性能提高很快
而主存速度较低且价格高,其次是程序执行的局部性特点。因此,才将速度比较快而容
量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。很显然,要尽可能发
挥CPU的高速度,就必须用硬件实现其全部功能。
491 、 单选题
三个可靠度R均为0.8的部件串联构成一个系统,则该系统的可靠度为()。
A : 0.240
B : 0.512C : 0.800
D : 0.942
正确答案: B
解析:
0.8×0.8×0.8=0.512。
492 、 单选题
投影机(仪)是一种精密电子产品,它集机械、液晶或数字微镜器、电子电路技术于一体,
因此使用与维护投影机(仪)时要从多个方面加以注意,下面做法中错误的是()。
A : 使用后,为了使投影机(仪)冷却,应立即关闭电源
B : 严禁带电插拔电缆,信号源与投影机(仪)电源应同时接地
C : 注意使用环境的防尘和通风散热
D : 在开机状态下严禁震动、搬移投影机(仪),防止灯泡炸裂
正确答案: A
解析:
因为投影仪工作时温度非常高,一般配有风扇散热,因此投影仪使用后应先让其自动冷
却,待风扇停止转动之后再停机,不能立即关闭电源。
493 、 单选题
某机字长32位,它的存储容量为256MB,按字节编址,则它的寻址范围大小为()。
A : 256MB
B : (256-1)MB
C : 64MB
D : (64-1)MB
正确答案: A
解析:
该机存储容量为256MB,又按字节编址,故其寻址范围为0~256M-1,寻址空间大小
为256MB。
494 、 单选题
某计算机的指令系统中有“先基址后间址”的寻址方式,基址寄存器为BR,形式地址
为A,则有效地址为()。
A : (BR)+A
B : (BR+A)C : ((BR)+A)
D : ((BR))+A
正确答案: C
解析:
先基址,即基址寄存器内容加形式地址,(BR)+A;再问址,即EA=((BR)((BR)+A)。
495 、 单选题
微型计算机的主频是指()。
A : 计算机的存储容量
B : 微处理器时钟的工作频率
C : 基本指令操作次数
D : 单位时间的存取数量
正确答案: B
解析:
CPU的主频表示在CPU内数字脉冲信号震荡的速度,内核工作的时钟频率。
496 、 单选题
RISC的含义是()。
A : ReducedInstructionSystemComputer
B : ReproducedInstructionSetComputer
C : ReducedInstructionSetComputer
D : ReproducedInstructionSystemComputer
正确答案: C
解析:
RISC的含义是ReducedInstructionSetComputer,即精简指令系统计算机。
497 、 单选题
存储容量1GB等于()。
A : 1024KB
B : 1000KB
C : 1024MB
D : 1000MB
正确答案: C解析:
1GB=(230)B=1024MB,一定要注意1KB=(210)B=1024B,而不是1KB=1000B,这是许多
考生常犯的错误。因此,本题的正确答案是C。
498 、 单选题
与十六进制数CD等值的十进制数是()。
A : 204
B : 205
C : 206
D : 203
正确答案: B
解析:
499 、 单选题
外存储器中的信息应被读入(),才能被CPU处理、。
A : ROM
B : 运算器
C : RAM
D : 显示器
正确答案: C
解析:
CPU只可以访问内存储器。RAM是随机存储器,主要用来做内存使用。
500 、 单选题
不需要专门的I/O指令组的是()。
A : 统一编址方式
B : 单独编址方式
C : 两者都不是
D : 两者都是
正确答案: A
解析:
计算机的访问存存储器有两种情况,一种是访问主存,另一种是访问外设,即I/O指令。再设计计算机的时候,可以设计单独的I/O指令组,专门用于I/O访问,这时候I/O指令的
必须是单独的编址方式。也可以将I/O地址空间和内存空间放在一个空间内,即统一编址
方式,这种编址方式不需要专门的I/O指令组。
501 、 单选题
磁盘的转速为7200r/min,传输速度为4MB/s,控制器开销为1ms。要保证读或写一
个5128的扇区的平均时间为11.3ms,那么,该磁盘的平均寻道时间不超过()。
A : 3.9ms
B : 4.7ms
C : 5.5ms
D : 6.1ms
正确答案: D
解析:
磁盘的平均存取时间=平均寻道时间十平均等待时间十控制器开销十读写时间。平均等
待时间等于磁盘旋转半圈的时间,60+(2*7200)≈4.17ms。读写时
间=512B+4MB/s≈0.122ms。平均寻道时间=磁盘的平均存取时间一平均等待时间一控制
器开销一读写时间=11.3-4.17-1-0.122=6.008ms。
502 、 单选题
DMA是在()之间建立的直接数据通路。
A : 主存与外设
B : CPU与外设
C : 外设与外设
D : CPU与主存
正确答案: A
解析:
DMA方式,有时也称为直接内存操作。CPU根本不参加传送操作,是在主存和外设之间
建立的直接数据通路。
503 、 单选题
为了对n个设备使用总线的请求进行仲裁,在独立请求方式中需要使用的控制线数量为()。正确答案: D
解析:
504 、 单选题
按数据传送格式划分,常将总线分为()
A : 并行总线与串行总线
B : 同步总线与异步总线
C : 系统总线与外总线
D : 存储总线与I/O总线
正确答案: A
解析:
并行总线是指一次能同时传送多个二进制数位的总线,而串行总线是指二进制数的各位
在一条线上一位一位的传送。所以根据数据传送格式,总线可分为并行总线和串行总线。
505 、 单选题
在采用断定方式的微程序控制器中,下一条微指令的地址()。
A : 在微程序计数器iPC中
B : 在当前微指令的下地址字段中
C : 根据条件码产生
D : 根据机器指令的操作码字段产生
正确答案: B
解析:
断定方式是指下一条微指令的地址由当前微指令的下地址字段直接给出。
506 、 单选题
采用DMA方式传送数据时,每传送一个数据要占用()。
A : 一个指令周期
B : 一个机器周期
C : 一个存取周期
D : 一个时钟周期
正确答案: C解析:
采用DMA方式传送数据时,每传送一个数据需要占用CPU一个存取周期,即在该存取周
期内,CPU不能访存。
507 、 单选题
计算机中常采用下列几种编码表示数据,其中,±0编码相同的是()。Ⅰ.原码Ⅱ.反码Ⅲ.
补码Ⅳ.移码
A : Ⅰ和Ⅲ
B : Ⅱ和Ⅲ
C : Ⅲ和Ⅳ
D : Ⅰ和Ⅳ
正确答案: C
解析:
508 、 单选题
下列选项中,既属于输入设备又属于输出设备的是()。
A : 硬盘
B : 打印机
C : 鼠标
D : 扫描仪
正确答案: A
解析:
硬盘既可作为输入设备也可作为输出设备,可以将硬盘中的内容调入内存,也可以将内
存中的程序的处理结果保存至硬盘。
509 、 单选题
对有关数据加以分类、统计、分析,这属于计算机在()方面的应用。
A : 数值计算
B : 辅助设计
C : 数据处理
D : 实时控制
正确答案: C解析:
计算机的应用包括科学计算和数据处理、工业控制和实时控制、网络技术的应用、虚拟
现实、办公自动化和管理信息系统、计算机辅助设计CAD/CAM/CIMS、多媒体技术和人
工智能等。数据处理包括信息收集、存储、整理、检索、统计、分析、修改、增删等。
510 、 单选题
已知单个存储体的存储周期为110ns,总线传输周期为10ns,则当采用低位交叉编址的
多模块存储器时,存储体数应()。
A : 小于11
B : 等于11
C : 大于11
D : 大于等于11
正确答案: D
解析:
为了保证第二次启动某个体时,它的上次存取操作已完成,存储体的数量应大于等
于11(110ns/10ns=11)。
511 、 单选题
若二进制定点小数真值是-0.1101,机器中表示为1.0010,则该数采用的编码方法是()。
A : 原码
B : 补码
C : 反码
D : 移码
正确答案: C
解析:
真值-O.1101,对应的原码表示为1.1101,补码表示为1.0011,反码表示为1.0010。移
码通常用于表示阶码,不用来表示定点小数。
512 、 单选题
并行加法器中,每位全和的形成除与本位相加二数数值有关外,还与()。
A : 低位数值大小有关
B : 低位数的全和有关
C : 低位数值大小无关
D : 低位数送来的进位有关
正确答案: D解析:
并行加法器由若干个全加器组成,n+1个全价器级联组成了一个n+1位的并行加法器,每
位全加器的进位输出是高一位全加器的进位输入,因此全加器的输入为本位相加两个数
对应数值和低位全加器的进位输入。
513 、 单选题
现代电子数字计算机中的信息以二进制表示,是因为()。
A : 信息处理方便
B : 物理器件性能决定
C : 运算速度快
D : 节约元件
正确答案: B
解析:
计算机的存储器件和运算器件都是基于二极管的,二极管有两种稳定的状态。所以计算
机的逻辑是建立在二进制基础上的。表示信息自然要用二进制。A、C、D项都与此无关。
514 、 单选题
4输入端“与非”门的某一输入端的输入为“0”,那么它的输出值是()。
A : “0”
B : 取决于其他输入端的输入
C : “1”
D : “2”
正确答案: C
解析:
0“与”任意值为0,0再非为1。补充说明,所谓正反逻辑是和硬件有关的,当用“高电
平”表示“1”时就是正逻辑,反之为反逻辑。
515 、 单选题
在统一编址的方式下,区分存储单元和I/O设备是靠()。
A : 不同的地址码
B : 不同的地址线
C : 不同的控制线
D : 不同的数据线
正确答案: A解析:
在外设寄存器和主存单元统一编址的情况下,没有专门的I/O指令,就用访存指令来实
现I/O操作,区分存储单元和I/O设备全靠它们各自不同的地址码。
516 、 单选题
A : 4.59375
B : -20.59375
C : -4.59375
D : 20.59375
正确答案: D
解析:
517 、 单选题
操作码位数决定()。
A : 指令字长短
B : 机器指令的种类
C : 字长
D : 程序长短
正确答案: B
解析:
操作码位数决定机器指令的种类。
518 、 单选题
在向上生成(地址码减小方向)堆栈中,若约定位是顶栈(即堆顶指针随时指向实有数据的
堆顶),则正确的压入数据操作为()。
A : 先使(sP)+1,再写入数据
B : 先写入数据,再使(SP)+1
C : 先使(SP)-1,再写入数据
D : 先写入数据,再使(SP)-1正确答案: D
解析:
把要压栈的数据先写进堆栈指针现在所指的地址,再改变堆栈指针。因为地址码的方向
是减小,所以是(SP)-1。
519 、 单选题
按读写速度从快到慢对下列存储设备进行排序,正确的结果是()。
A : RAM、硬盘、U盘
B : RAM、U盘、硬盘
C : 硬盘、RAM、U盘
D : 硬盘、U盘、RAM
正确答案: A
解析:
本题存储设备最快的为RAM,最慢的是U盘,故选择A项。
520 、 单选题
下列关于一地址指令的说法正确的是()。
A : 可能是数据传送指令
B : 可能是实现单目运算的运算指令
C : 可能是实现双目运算的运算指令
D : 以上都有可能
正确答案: D
解析:
一地址令可能是实现单目运算的运算指令,也可能是数据传送指令或者实现双目运算的
运算指令,其中一个操作数由指令地址码给出,另一个操作数为隐含寻址,通常由累加
器ACC提供。
521 、 单选题
在计算机系统中,表征系统运行状态的部件是()。
A : 程序计数器
B : 累加计数器
C : 中断计数器
D : 程序状态字
正确答案: D解析:
计算机系统中,程序状态字保存系统运行状态。
522 、 单选题
在CRC码中,接收端检查出某一位数据出错后,一般采用的纠正方法是()。
A : 请求重新发送
B : 删除数据
C : 判断余数值由接收端自行纠正
D : 以上均可
正确答案: C
解析:
把接收到的CRC码用约定的生成多项式G(X)去除,如果正确,则余数为0;如果某一位出
错,则余数不为0。
523 、 单选题
从控制存储器中读取一条微指令并执行相应操作的时间叫()。
A : CPU周期
B : 微周期
C : 时钟周期
D : 机器周期
正确答案: B
解析:
微周期是指计算机执行一条微指令所需要的时间,也就是从控制存储器中读取一条微指
令并执行相应操作的时间。
524 、 单选题
能发现两位错误并能纠正一位错的编码是()。
A : 偶校验码
B : 海明码
C : RC码
D : 奇校验码
正确答案: B
解析:
海明码,也称为汉明码(HammingCode),是在电信领域的一种线性调试码,以发明者理查德·卫斯里·汉明的名字命名。汉明码在传输的消息流中插入验证码,当计算机存储或
移动数据时.可能会产生数据位错误,以侦测并更正单一比特错误。由于汉明编码简单,
它们被广泛应用于内存(RAM)。
525 、 单选题
关于微指令操作控制字段的编码方法,下面叙述正确的是()。
A : 直接控制法、最短编码法和字段编码法都不影响微指令的长度
B : 一般情况下,直接控制法的微指令位数多
C : 一般情况下,最短编码法的微指令位数多
D : 一般情况下,字段编码法的微指令位数多
正确答案: B
解析:
对于相同的微命令数,微指令位数按最短编码法、字段编码法和直接控制法的顺序依次
增加。
526 、 单选题
相联存储器(TLB)是按()进行寻址的存储器。
A : 地址指定方式
B : 堆栈存取方式
C : 内容指定方式
D : 地址指定与堆栈存取方式结合
正确答案: C
解析:
相联存储器是以其中任一存储项内容作为地址来存取的存储器,用来寻址存储器的字段
叫做关键字。相联存储器的基本原理是把存储单元所存内容的某一部分作为检索项(即关
键字项),去检索该存储器,并将存储器中与该检索项符合的存储单元内容读出或写入。
527 、 单选题
下列说法正确的是()。
A : 程序中断过程是由硬件和中断服务程序共同完成的
B : 每条指令的执行过程中,每个总线周期要检查一次有无中断请求
C : 检测有无DMA请求,一般安排在一条指令执行过程的末尾
D : 中断服务程序的最后指令是无条件转移指令
正确答案: A解析:
B项,CPU总是在每条指令执行阶段的最后时刻查询所有的设备是否有中断,而不是每
条指令的执行过程中;C项,CPU响应DMA请求是在一个总线周期结束后,指令并不一
定执行结束;D项,中断服务程序的最后指令是中断返回指令。
528 、 单选题
页式虚拟存储管理中,使页冲突概率最低的地址映象方式是()。
A : 段相联映象
B : 组相联映象
C : 全相联映象
D : 直接映象
正确答案: C
解析:
直接映象是固定的映象关系,通过映象关系式直接得出地址;全相联映象是灵活性大的
映象关系,它允许主存中每一字块映射到Cache中的任何一块位置上;组相联映象是直
接映象和全相联映象的一种折中,它将Cache分为Q组,每组有R块,组间直接映象,组
内全相联映象。因此页冲突率最低的是全相联映象。
529 、 单选题
下列关于RISC的叙述中,错误的是()。
A : RISC普遍采用微程序控制器
B : RISC大多数指令在一个时钟周期内完成
C : RISC的内部通用寄存器数量相对CISC多
D : RISC的指令数、寻址方式和指令格式种类相对CISC少
正确答案: A
解析:
与CISC相比,RISC的特点是:指令数量和寻址方式少,指令格式简单,大多数指令在一
个时钟周期内完成;CPU内部通用寄存器数量多;控制器多采用硬布线逻辑,且多采用
流水线技术,执行速度较快。
530 、 单选题
CPU的芯片中的总线属于()。
A : 内部
B : 局部
C : 系统
D : 板级正确答案: A
解析:
数据总线DB(DataBus)、地址总线AB(AddressBus)和控制总线CB(ControlBus),统称为
系统总线,即通常意义上所说的总线;而CPU的芯片中的总线属于内部总线。
531 、 单选题
主存用来存放()。
A : 数据
B : 程序
C : 微程序
D : 程序和数据
正确答案: D
解析:
主存用来存放正在进行的程序和数据。
532 、 单选题
下列哪种寻址方式下,操作数在主存储器()。
A : 直接寻址
B : 寄存器直接寻址
C : 立即数寻址
D : 以上都不对
正确答案: A
解析:
直接寻址时,形式地址A为有效地址,即操作数在主存储器的地址,也就是说操作数在
主存储器。
533 、 单选题
若片选地址为111时.选定某-32K×16的存储芯片工作,则该芯片在存储器中的首地址和
末地址分别为()。
A : 00000H,01000H
B : 38000H,3FFFFH
C : 3800H,3FFFH
D : 0000H,0100H
正确答案: B解析:
32K×16的存储芯片有地址线15根(片内地址),片选地址为3位,故地址总位数为18位,
现高3位为111,则首地址为111000000000000000=38000H,末地址
为1111111111111111=3FFFFH。
534 、 单选题
计算机的外围设备是指()。
A : 输入/输出设备
B : 外存储器
C : 远程通信设备
D : 除了CPU和内存以外的其他设备
正确答案: D
解析:
计算机的外围设备是指除了CPU和内存以外的其他设备。
535 、 单选题
常用的虚拟存储器由()两级存储器组成,其中辅存是大容量的磁表面存储器。
A : 主存-辅存
B : 快存-辅存
C : 快存-主存
D : 通用寄存器-主存
正确答案: A
解析:
常用的虚拟存储器由两级存储器组成,主存一辅存。
536 、 单选题
虚拟存储器中虚拟地址的转换是由()完成的。
A : 硬件
B : 软件
C : 操作系统
D : 程序员
正确答案: C
解析:
虚拟存储器实现对物理存储器逻辑上的扩充,程序运行时要进行虚地址向实际的物理地址的转换,这需要硬件MMU和相应的软件协同工作才能完成,所以AB两项都是片面的。
完成虚地址的转换是系统底层的操作,对普通程序员是透明的。转换时由操作系统控制
相应的硬件完成的。
537 、 单选题
下面有关计算机的叙述中,正确的是()。
A : 计算机的主机只包括CPU
B : 计算机程序必须装载到内存中才能执行
C : 计算机必须具有硬盘才能工作
D : 计算机键盘上字母键的排列方式是随机的
正确答案: B
解析:
A项,计算机主机有主板、CPU、内存、硬盘、还可能有显卡、声卡、网卡等;C项,计
算机可以无盘工作;D项,键盘上的字母是按照使用频率的高低来排序的。
538 、 单选题
微程序存放在()。
A : 主存中
B : 堆栈中
C : 只读存储器中
D : 磁盘中
正确答案: C
解析:
微程序控制的基本思想是把指令执行所需的所有控制信号存放在存储器中,需要时从这
个存储器中读取。由于每一条微指令执行时所发出的控制信号是事先设计好的,不需要
改变,故此存放所有控制信号的存储器应为只读存储器,并将其集成到CPU内,称其为
控制存储器。
539 、 单选题
企事业单位用计算机计算、管理职工工资,这属于计算机的()应用领域。
A : 过程控制
B : 数据处理
C : 科学计算
D : 辅助设计
正确答案: B解析:
数据处理(dataprocessing)是对数据的采集、存储、检索、加工、变换和传输。数据处理
的基本目的是从大量的、可能是杂乱无章的、难以理解的数据中抽取并推导出对于某些
特定的人们来说是有价值、有意义的数据。80%的计算机应用于数据处理。
540 、 单选题
堆栈(软堆栈)寻址的寻址方式可看作是()。
A : 寄存器寻址
B : 寄存器间接寻址
C : 基址寻址
D : 直接寻址
正确答案: B
解析:
软堆栈是指用主存空间的一部分实现的堆栈,只可对栈顶进行存取,堆栈指针SP本质上
是一个寄存器,其中存放着操作数的有效地址,故堆栈寻址可看作是寄存器间接寻址。
541 、 单选题
磁盘是一种以()方式存取数据的存储设备。
A : 随机存取
B : 顺序存取
C : 直接存取
D : 只读存取
正确答案: C
解析:
在对磁盘进行读,写操作时。首先直接指出该存储器中的某个小区域,然后再顺序访问,
直至找到位置。这种存取方式是直接存取方式。
542 、 单选题
计算机所能识别并执行的全部指令的集合,称为该计算机的()。
A : 指令系统
B : 软件
C : 二进制代码
D : 程序设计系统
正确答案: A解析:
一台计算机内所有指令的集合称为该计算机的指令系统,对于不同类型的计算机,其指
令系统不一样。
543 、 单选题
通常计算机的主存储器可采用()。
A : RAM和ROM
B : ROM
C : RAM
D : RAM或ROM
正确答案: A
解析:
RAM和ROM都可以用来构成主存储器,通常使用ROM存放系统程序、标准子程序和各类
常数等,RAM则是为用户编程而设置的。
544 、 单选题
正确答案: D
解析:
545 、 单选题
对计算机软、硬件资源进行管理,是()的功能。
A : 操作系统
B : 数据库管理系统C : 语言处理程序
D : 用户程序
正确答案: A
解析:
操作系统(OperatingSystem,简称OS)是管理和控制计算机硬件与软件资源的计算机程
序,是直接运行在“裸机”上的最基本的系统软件,任何其他软件都必须在操作系统的
支持下才能运行。
546 、 单选题
变址寻址方式中,操作数的有效地址等于()。
A : 基值寄存器内容加上形式地址
B : 变址寄存器内容加上形式地址
C : 堆栈指示器内容加上形式地址
D : 程序计数器内容加上形式地址
正确答案: B
解析:
常见的寻址方式有立即寻址、直接寻址、间接寻址、寄存器寻址、寄存器间接寻址、相
对寻址和变址寻址等。其中,在立即寻址方式中,操作数包含在指令中;在直接寻址方
式中,操作数存放在内存单元中;在寄存器寻址方式中,操作数存放在某一寄存器中:
在间接寻址方式中,指令中给出了操作数地址的地址;在相对寻址方式中,在指令地址
码部分给出一个偏移量(可正可负);在变址寻址方式中,操作数地址等于变址寄存器的
内容加偏移量。
547 、 单选题
为看到稳定图像,显示器刷新频率应大于()。
A : 10帧/S
B : 30帧/S
C : 20帧/S
D : 40帧/S
正确答案: B
解析:
为看到稳定图像,显示器刷新频率应大于30帧/S。
548 、 单选题
一个计算机系统采用32位单字长指令,地址码为12位,如果定义了250条二地址指令,那么单地址指令的条数有()。
A : 4K
B : 8K
C : 16K
D : 24K
正确答案: D
解析:
549 、 单选题
在单发射、按序流动的普通流水线中,可能出现下列哪种数据相关问题()。
A : 写后读相关RAW
B : 读后写相关WAR
C : 写后写相关WAW
D : 以上都有可能
正确答案: A
解析:
指令取操作数的动作一定在写回结果之前,故在按序流动的单发射(普通标量)普通流水
线中,先进入流水线的指令的取操作数和写回结果的动作一定位于后续指令写回结果的
动作之前,故不可能出现WAR和WAW;唯一可能的数据相关问题是后续指令在前一指令
写回结果之前读相关的操作数,即RAW,写后读相关。而在非按序流动的流水线中,允
许后进入流水线的指令超过先进入流水线的指令而先流出流水线,故三种数据相关问题
都可能出现。
550 、 单选题
下列说法中错误的是()。
A : 主频为1GHz的CPU运算性能可能强于主频为2GHz的CPU
B : 衡量用于科学计算的CPU性能的主要指标为MFLOPS
C : 字长指计算机能直接处理的二进制信息的位数
D : 主频是指CPU机器周期的倒数
正确答案: D
解析:
主频是指CPU时钟周期的倒数,而不是CPU机器周期的倒数。551 、 单选题
双端口存储器在()情况下会发生读/写冲突。
A : 左端口与右端口的地址码不同
B : 左端口与右端口的地址码相同
C : 左端口与右端口的数据码相同
D : 左端口与右端口的数据码不同
正确答案: B
解析:
每个端口都有一套独立的读写系统,因此只有请求同一地址时才会冲突。
552 、 单选题
下列选项中,不属于CPU的组成部分的是()。
A : 指令寄存器
B : 指令译码器
C : 地址寄存器
D : 地址译码器
正确答案: D
解析:
指令CPU内部结构大概可以分为控制单元、运算单元、存储单元和时钟等几个主要部分。
运算器是计算机对数据进行加工处理的中心,它主要由算术逻辑部
件(ALU:ArithmeticandLogicUuit)、寄存器组和状态寄存器组成。控制器是计算机的控
制中心,它决定了计算机运行过程的自动化。它不仅要保证程序的正确执行,而且要能
够处理异常事件。控制器一般包括指令控制逻辑、时序控制逻辑、总线控制逻辑、中断
控制逻辑等几个部分。指令控制逻辑要完成取指令、分析指令和执行指令的操作。时序
控制逻辑要为每条指令按时间顺序提供应有的控制信号。一般时钟脉冲就是最基本的时
序信号,是整个机器的时间基准,称为机器的主频。地址总线的地址是多位的二进制数,
地址译码器对地址进行运算后,是输出的某个引脚为高电平或低电平,使得相应器件使
能,响应控制其的操作。
553 、 单选题
在计算机中,存放微指令的控制存储器隶属于()。
A : 外存
B : 高速缓存
C : 内存
D : CPU
正确答案: D解析:
CPU内部有一个控制存储器,里面存放着各种程序指令对应的微程序段。当CPU执行一
句程序指令,会从控制存储器里取一段与该程序指令对应的微程序解释执行,从而完成
该程序语句的功能。
554 、 单选题
以下说法错误的是()。
A : 速度为10MIPS的计算机一定比速度为5MIPS的计算机快。
B : 数据通路带宽是指数据总线一次能并行传送的位数。
C : 机器字长、指令字长和存储字长三者可以相等也可以不等。
D : 兼容是指计算机软件或硬件的通用性。
正确答案: A
解析:
因为机器的MIPS值是对该机指令系统的全部指令周期时间按算术平均或加权平均公式求
得,但在执行具体程序时,其使用的指令集,以及各指令的使用频度都会有很大的不同,
计算机B完全有可能比计算机A提前完成程序。
555 、 单选题
有关中断的论述不正确的是()。
A : CPU和I/O设备可并行工作,但设备间不可并行工作
B : 可实现多道程序、分时操作、实时操作
C : 对硬盘采用中断可能引起数据丢失
D : 计算机的中断源,可来自主机,也可来自外设
正确答案: A
解析:
处理器与设备,是通过通道通讯的,处理器与设备、处理器与通道通讯,是相同的意思。
设备与设备通讯,可以不通过处理器核心、直接通过DMA控制器等进行通讯。因此,单
核处理器计算机,处理器与设备、设备与设备的通讯,可以并行运行。因此A选项“设
备间不可并行工作”是有误的。
556 、 单选题
一个完整的计算机系统包括()。
A : 主机、键盘、显示器
B : 计算机及其外部设备
C : 系统软件与应用软件
D : 计算机的硬件系统和软件系统正确答案: D
解析:
一个完整的计算机系统是由硬件系统和软件系统组成的。计算机的硬件是物质基础,而
计算机软件是使硬件功能得以充分发挥的不可缺少的一部分。因此,对于一个完整的计
算机系统,这两者缺一不可。
557 、 单选题
用于科学计算的计算机中,标志系统性能的主要参数是()。
A : 主时钟频率
B : 主存容量
C : MFLOPS
D : MIPS
正确答案: C
解析:
AB两项,所指参数越大越有利于提高系统性能,但是并不是标志性能的主要参数,不同
频率或者主存容量的计算机如果运行不同的程序,得到的性能并不一定是高频率或大主
存的就一定好。C项,MFLOPS(每秒执行百万条浮点指令条数)用来描述计算机浮点性能,
而用于科学计算的计算机主要就是看浮点的性能。D项,MIPS是每秒执行百万条指令条
数,是用来描述一般的计算机系统性能的。
558 、 单选题
从数制的概念出发,下列各数的表示中符合八进制数表示的是()。
A : 7061
B : 80586
C : 1109
D : CAF07
正确答案: A
解析:
在八进制数中,能出现的数字符号为0~7,不允许出现数字符号8与9以及其他符号。
559 、 单选题
CPU响应中断时,进入“中断周期”采用硬件方法保护并更新程序计数器PC内容,而不
是由软件完成,主要是为了()。
A : 能进入中断处理程序并能正确返回原程序
B : 节省主存C : 提高处理机速度
D : 易于编制中断处理程序
正确答案: A
解析:
CPU响应中断时,在执行中断服务之前,必须保存CPU的返回地址和CPU的现场信息。
若中断周期的任务由软件来完成,则可能会被新到来的中断请求中断,无法完成CPU现
场信息的保存,打乱了CPU的中断响应机制,致使无法正确返回。
560 、 单选题
Cache存储器的地址映射是由()完成的。
A : 硬件
B : 软件
C : 操作系统
D : 程序员
正确答案: A
解析:
将主存块调入Cache的任务全部由机器硬件自动完成。
561 、 单选题
下列各种数制的数中最小的数是()。
A : (101001)2
B : (101001)BCD
C : (52)8
D : (233)H
正确答案: B
解析:
转化为十进制的值分别为:41,29,42,563。所以答案选择B。(101001)BCD表
示:10转化为十进制为2;1001转化为十进制为9,所以结果是29。
562 、 单选题
设CPU地址总线有24根,数据总线有32根,用512K×8位的RAM芯片构成该机的主存储
器,则该机主存最多需要()片这样的存储芯片。
A : 256
B : 512C : 64
D : 128
正确答案: D
解析:
563 、 单选题
下列关于动态流水线正确的是()。
A : 动态流水线是在同一时间内,当某些段正在实现某种运算时,另一些段却正在进行
另一种运算,这样对提高流水线的效率很有好处,但会使流水线控制变得很复杂
B : 动态流水线是指运算操作并行
C : 动态流水线是指指令步骤并行
D : 动态流水线是指程序步骤并行
正确答案: A
解析:
动态流水线是相对于静态流水线来说的,静态流水线上下段连接方式固定,而动态流水
线的连接方式是可变的。
564 、 单选题
总线复用方式可以()。
A : 提高总线的传输带宽
B : 增加总线的功能
C : 减少总线中信号线的数量
D : 提高总线的负载能力
正确答案: C
解析:
一条信号线上可以分时地传送两种信号,从而可以减少总线中信号线的数量
565 、 单选题
设机器字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其可寻址的单元数是
()。正确答案: B
解析:
566 、 单选题
就微命令的编码方式而言,若微操作命令的个数已确定,则()。
A : 直接表示法比编码表示法的微指令字长短
B : 编码表示法比直接表示法的微指令字长短
C : 编码表示法与直接表示法的微指令字长相等
D : 编码表示法与直接表示法的微指令字长大小关系不确定
正确答案: B
解析:
编码表示法是把一组互斥性的微命令信号组成一个小组(即一个字段),然后通过小组译
码器对每一个微命令信号进行译码,译码的输出作为操作控制信号。与直接表示法比较,
编码表示法具有可使微指令字大大缩短,节省控制存储器容量的优点,但由于增加了译
码电路,所以执行速度稍慢。
567 、 单选题
CPU在中断周期要完成的任务不包括()。
A : 保护断点
B : 关中断
C : 保护现场
D : 向量地址送PC
正确答案: C
解析:
保护现场包括保护断点和保护CPU内其他相关寄存器的内容,其中包括断点的任务在中
断周期由中断隐指令完成,保护其他寄存器内容的任务由中断服务程序完成,而不是在
中断周期由中断隐指令完成。568 、 单选题
如果X为负数,由[X]补求[-X]补是将()。
A : [X]补各值保持不变
B : [X]补符号位变反,其他各位不变
C : [X]补除符号位外,各位变反,末位加1
D : [X]补连同符号位一起各位变反,末位加1
正确答案: D
解析:
569 、 单选题
十进制数17转换成二进制数为()。
A : 10001
B : 10010
C : 10000
D : 100001
正确答案: A
解析:
十进制整数转换为二进制整数采用“除2取余,逆序排列”法。即用2整除十进制整数,
可以得到一个商和余数;再用2去除商,又会得到一个商和余数,如此进行,直到商为0
时为止,将得到的余数逆序排列,就可以得到对应的二进制数。本题中,17进行除2取
余得到的序列为“100001”,逆序排列为“100001”。
570 、 单选题
MIPS是用于衡量计算机系统()的指标。
A : 存储容量
B : 时钟容量
C : 处理能力
D : 运算速度
正确答案: D
解析:
MIPS是单字长定点指令平均执行速度MillionInstructionPerSecond的缩写.每秒处理的百万级的机器语言指令数。
571 、 单选题
在原码一位乘中,当乘数Yi为1时,()。
A : 被乘数连同符号位与原部分积相加后,右移一位
B : 被乘数绝对值与原部分积相加后,右移一位
C : 被乘数连同符号位右移一位后,再与原部分积相加
D : 被乘数绝对值右移一位后,再与原部分积相加
正确答案: B
解析:
原码一位乘法中,符号位与数值位是分开进行计算的。运算结果的数值部分是乘数与被
乘数数值位的乘积,符号是乘数与被乘数符号位的异或。数值位相乘时,当乘数某位
为1时,将被乘数绝对值与原部分积相加后,右移一位。
572 、 单选题
在下面关于RISC指令系统不正确的表述是()。
A : 选取使用频率低的一些复杂指令,指令条数多
B : 指令长度不固定
C : 指令格式种类多
D : 只有取数/存数指令访问存储器
正确答案: A
解析:
RISC结构的最大特点是指令系统简单。其设计原则是使计算机的结构更加简单、更加合
理,使系统达到最高的有效速度。RISC技术的特点是:(1)采用高效的流水线操作。(2)指
令格式的规格化和简单化。(3)采用面向寄存器堆的指令。(4)采用装入/存储指令结构。
573 、 单选题
中断向量表中保存的是()。
A : 被中断程序的返回地址
B : 中断服务程序入口地址
C : 中断服务程序入口地址的地址
D : 中断优先级
正确答案: B
解析:中断向量表中保存的是各中断服务程序的人口地址,CPU响应中断时,由硬件生成中断
向量(又称中断向量表指针),CPU通过访问该中断向量指出的主存单元就可得到中断服
务程序入口地址。
574 、 单选题
中断允许触发器用来()。
A : 表示外设是否提出了中断请求
B : CPU是否响应了中断请求
C : PU是否在进行中断处理
D : 开放或关闭可屏蔽硬中断
正确答案: D
解析:
中断允许触发器用于控制允许中断还是禁止中断,即中断开放或关闭。
575 、 单选题
使用海明码来检出并纠正1位错,当有效代码长度为8位时,至少需要()位校验位。
A : 3
B : 4
C : 5
D : 6
正确答案: B
解析:
576 、 单选题
以下几种寄存器,软件程序员可用的是()。
A : 通用寄存器(GR)
B : 状态控制寄存器(PSW)
C : 指令寄存器(IR)
D : 存储地址寄存器(MAW)
正确答案: A解析:
通用寄存器可用于传送和暂存数据,也可参与算术逻辑运算,并保存运算结果。除此之
外,它们还各自具有一些特殊功能。汇编语言程序员必须熟悉每个寄存器的一般用途和
特殊用途,只有这样,才能在程序中做到正确、合理地使用它们。状态寄存器又名条件
码寄存器,它是计算机系统的核心部件--运算器的一部分.状态寄存器用来存放两类信息:
一类是体现当前指令执行结果的各种状态信息(条件码),如有无进位(CF位)、有无溢
出(OV位)、结果正负(SF位)、结果是否为零(ZF位)、奇偶标志位(P位)等;另一类是存放控
制信息(PSW:程序状态字寄存器),如允许中断(IF位)、跟踪标志(TF位)等。有些机器中
将PSW称为标志寄存器FR(FlagRegister)。
577 、 单选题
指令系统中采用不同寻址方式的目的主要是()。
A : 实现程序控制和快速查找存储器地址
B : 降低指令译码难度
C : 缩短指令长度,扩大寻址空间,提高编程灵活性
D : 可以直接访问主存和外存
正确答案: C
解析:
指令系统中采用不同寻址方式的目的主要是缩短指令长度,扩大寻址空间,提高编程灵
活性。
578 、 单选题
微型计算机的发展以()技术为标志。
A : 硬盘
B : 微处理器
C : 操作系统
D : 软件
正确答案: B
解析:
微型计算机是由大规模集成电路组成的、体积较小的电子计算机。它是以微处理器为基
础,配以内存储器及输入输出(I/O)接口电路和相应的辅助电路而构成的裸机。
579 、 单选题
把汇编源程序变成机器语言程序的过程是()。
A : 编译
B : 编辑C : 汇编
D : 链接
正确答案: C
解析:
A项,编译是将高级语言编写的计算机程序通过编译程序转换为汇编语言的程序的过程;
B项,不是计算机的专业术语;D项,链接是指将编译后的各个子模块链接在一起,形成
完整的装入模块。
580 、 单选题
对输入输出系统产生决定性影响的基本要求是()。Ⅰ.异步性Ⅱ.同步性Ⅲ.分时性Ⅳ.实时
性Ⅴ.设备相关性Ⅵ.设备无关性
A : Ⅱ,Ⅲ,Ⅴ
B : Ⅰ,Ⅳ,Ⅵ
C : Ⅱ,Ⅳ,Ⅵ
D : Ⅰ,Ⅲ,Ⅴ
正确答案: B
解析:
输入输出系统的特点集中反映在异步性、实时性和设备无关性三项基本要求上,它们对
输入输出系统的组织产生决定性的影响。
581 、 单选题
某机字长32位,其主存储器容量为64MB,按字节编址,则该计算机的主存地址寄存器
和主存数据寄存器的位数分别为()。
A : 26,32
B : 26,8
C : 22,32
D : 无法确定
正确答案: B
解析:
582 、 单选题
在不同速度的设备之间传送数据,()A : 必须采用同步控制方式
B : 必须采用异步控制方式
C : 可以选用同步控制方式,也可选用异步控制方式
D : 必须采用应答方式
正确答案: C
解析:
在不同速度的设备之间传送数据,可以采用同步方式,也可以采用异步方式。异步方式
主要用于在不同的设备间进行通信,如果两种速度不同的设备使用同一时钟进行控制,
采用同步控制方式同样可以进行数据的传送,但不能发挥快速设备的高速性能。
583 、 单选题
关联存储器的访问方式是()。
A : 先进先出顺序访问
B : 按地址访问
C : 无地址访问
D : 按内容访问
正确答案: D
解析:
关联存储器,是一种不根据地址而是根据存储内容来进行存取的存储器,可以实现快速
地查找快表。
584 、 单选题
()方式对实现程序浮动提供了支持。
A : 变址寻址
B : 相对寻址
C : 间接寻址
D : 寄存器间接寻址
正确答案: B
解析:
与基址变址寻址方式相类似,相对寻址以程序计数器PC的当前值(R15中的值)为基地址,
指令中的地址标号作为偏移量,将两者相加后得到操作数的有效地址。
585 、 单选题
某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为()。A : 64,16
B : 16,64
C : 64,8
D : 16,16
正确答案: D
解析:
地址线2的(6+10)次方=64K,故16位线,数据线数目为16。
586 、 单选题
硬盘连同驱动器是一种()。
A : 内存储器
B : 外存储器
C : 只读存储器
D : 半导体存储器
正确答案: B
解析:
内存储器访问速度快,但是价格较贵,存储容量比外存储器小。外存储器单位存储容量
的价格便宜,存储容量大,但是存取速度较慢。硬盘连同驱动器是磁性随机存储器,由
于它的价格便宜,存储容量大,存取速度较慢,所以通常作为外存储器使用。
587 、 单选题
在三种集中式总线控制中,独立请求方式响应速度最快,是以()为代价的。
A : 增加处理机的开销
B : 增加控制线数
C : 增加处理机的开销和增加控制线数
D : 增加控制线数和更大的存储单元
正确答案: B
解析:
588 、 单选题
操作控制器的功能是()。A : 产生时序信号
B : 从主存取出一条指令
C : 完成指令操作码译码
D : 从主存取出指令,完成指令操作码译码,产生有关的操作控制信号
正确答案: D
解析:
操作控制器主要的任务便是从主存取出指令,完成指令操作码译码,产生有关的操作控
制信号
589 、 单选题
下列关于并行微程序控制器的说法正确的是()。
A : 现行微指令的执行与取下一条微指令的操作并行
B : 现行微指令的执行与取下一条微指令的操作串行
C : 两条或更多微指令的执行在时间上并行
D : 两条或更多微指令的取微指令操作在时间上并行
正确答案: A
解析:
并行微程序控制器中,在执行现行微指令的同时,取下一条微指令。
590 、 单选题
下列存储器中,汇编语言程序员可见的是()。
A : 存储器地址寄存器(MAR)
B : 程序计数器(PC)
C : 存储器数据寄存器(MDR)
D : 指令寄存器(IR)
正确答案: B
解析:
汇编程序员可以通过指定待执行指令的地址来设置PC的值,而IR、MAR、MDR是CPU的
内部工作寄存器,对程序员不可见。
591 、 单选题
某DRAM芯片,存储容量为512KX8位,该芯片地址线和数据线数目为()。
A : 8,512
B : 512,8C : 18,8
D : 19,8
正确答案: D
解析:
512K可以用19位来表示,所以地址线为19位,用来寻址512K的地址空间,数据线数目
由芯片上的存储单元的大小决定。
592 、 单选题
浮点数溢出的条件是()。
A : 阶码最高位有进位
B : 结果尾数溢出
C : 阶码溢出
D : 尾数规格化后阶码溢出
正确答案: C
解析:
阶码溢出,是指所分配用来表示阶码的那几位已经无法表示所需的数字大小了。所以如
果超过了,就会自动失去进位。所以如果在规格化之前就溢出了,也就已经失去了进位,
数字就不准确了,需要报溢出错误!在尾数规格化前后都可能出现溢出。
593 、 单选题
DMA数据的传送是以()为单位进行的。
A : 字节
B : 字
C : 数据块
D : 位
正确答案: C
解析:
DMA方式是以数据块为单位传送的。
594 、 单选题
半导体随机存储器的访问速度与()有关。
A : 存储芯片的存取周期
B : 存储芯片的容量大小
C : 所访问存储单元的位置D : 以上都包括
正确答案: A
解析:
半导体随机存储器的访问速度与存储芯片的容量和存储单元的位置无关,只取决于存储
芯片的存取周期。
595 、 单选题
下面描述的RISC机器基本概念中不正确的句子是()。
A : RISC机器不一定是流水CPU
B : RISC机器一定是流水CPU
C : RISC机器有复杂的指令系统
D : CPU配置很少的通用寄存器
正确答案: C
解析:
RISC(精简指令集计算机)是一种执行较少类型计算机指令的微处理器。
596 、 单选题
关于Cache的更新策略,下列说法正确的是()。
A : 读操作时,全写法和写回法在命中时应用
B : 写操作时,写回法和按写分配法在命中时应用
C : 读操作时,全写法和按写分配法在失效时应用
D : 写操作时,按写分配法、不按写分配法在失效时应用
正确答案: D
解析:
在写主存的同时把该块调入Cache的方法称为写分配法,其通常和写回法配合使用。而
写主存时不将该块调入Cache则称为不按写分配,其通常与全写法配合使用。这两种方
法都是在不命中Cache的情况下使用的,而写回法和全写法是在命中Cache的情况下使用
的。
597 、 单选题
下列关于总线说法错误的是()。
A : 如果系统中有多个部件,它们是不能同时使用总线的。
B : 总线通信控制的方式有:同步通信、异步通信、半同步通信和分离式通信。
C : 完整的总线传输周期包括四个阶段。D : 总线的负载能力是指当总线接上负载(接口设备)后,总线输入输出的逻辑电平应该
足够高。
正确答案: D
解析:
A项,总线上各部件分时使用总线。C项,总线传输周期包括:申请分配阶段、寻址阶段、
传输阶段和结束阶段。D项,总线的负载能力即驱动能力,是指当总线接上负载(接口设
备)后,总线输入输出的逻辑电平是否能保持在正常的额定范围内。
598 、 单选题
十进制整数137270的八进制表示为()。
A : 414066
B : 414666
C : 414866
D : 404166
正确答案: A
解析:
599 、 单选题
目前我们所说的个人台式商用机属于()。
A : 巨型机
B : 中型机
C : 小型机
D : 微型机
正确答案: D
解析:
微型计算机简称“微型机”“微机”,由于其具备人脑的某些功能,所以也称其为“微
电脑”。微型计算机是由大规模集成电路组成的、体积较小的电子计算机。它是以微处
理器为基础,配以内存储器及输入输出(I/O)接口电路和相应的辅助电路而构成的裸机。
600 、 单选题
浮点数的一般表示形式为N=2E×F,其中E为阶码,F为尾数。以下关于浮点表示的叙述中,
错误的是()。A : 阶码的长度决定浮点表示的范围,尾数的长度决定浮点表示的精度
B : 工业标准IEEE754浮点数格式中阶码采用移码、尾数采用原码表示
C : 规格化指的是阶码采用移码、尾数采用补码
D : 规格化表示要求将尾数的绝对值限定在区间[0.5,1)
正确答案: C
解析:
为了提高运算的精度,需要充分地利用尾数的有效数位,通常采取浮点数规格化形式,
即规定尾数的最高数位必须是一个有效值,即1/2≤F<1。在尾数用补码表示时,规格化
浮点数应满足尾数最高数位与符号位不同,即当1/2≤F<1时,应有0.1××…×形式;
当-1≤M<-1/2时,应有1.0××…×形式。需要注意的是,当M=-1/2时,对于原码来说是规
格化数,而对于补码来说不是规格化数。
601 、 单选题
A : BOOOH~ABFFFH
B : OOOH~BBFFFH
C : EFOOOH~EFFFFH
D : FEOOOH~FEFFFH
正确答案: D
解析:
部分译码即用除片内寻址外的高位地址的一部分来译码产生片选信号。部分译码法较全
译码法简单,但存在地址重叠区。这是一个部分译码的片选信号,高8位地址中有2
位(A14和A16)没有参与译码,根据译码器电路,译码输出的逻辑表达式应
为:CS=A19(A18+A17)A15A13A12
602 、 单选题
在键盘接口中设置移位寄存器是为了实现()。
A : 串一并转换
B : 并一串转换
C : 字节一字转换D : 字一字节转换
正确答案: A
解析:
键盘的输入是一位进行的,但传入主存的信息是并行的,所以,键盘接口必须实现串行
到并行的转换。
603 、 单选题
下列描述中,()是正确的。
A : 控制器能理解、解释并执行所有的指令及存储结果
B : 一台计算机包括运算器、存储器、控制器、输入设备和输出设备
C : 所有的数据运算都在CPU的控制器中完成
D : 以上答案都正确
正确答案: B
解析:
A项,控制器不能执行所有指令,也不能存储结果;C项,所有的数据运算都在运算器中
完成。
604 、 单选题
一个节拍脉冲持续的时间长短是()。
A : 机器周期
B : 指令周期
C : 时钟周期
D : 以上都不是
正确答案: C
解析:
时钟周期是一个节拍脉冲持续的时间长短。
605 、 单选题
运算器的核心部件是()。
A : 数据总线
B : 算术逻辑运算部件
C : 累加寄存器
D : 数据选择器正确答案: B
解析:
运算器:(arithmeticunit),计算机中执行各种算术和逻辑运算操作的部件。运算器的基
本操作包括加、减、乘、除四则运算,与、或、非、异或等逻辑操作,以及移位、比较
和传送等操作,亦称算术逻辑部件(ALU)。
606 、 单选题
计算机的存储系统采用分级方式是为了()。
A : 减少主机箱的体积
B : 操作方便
C : 保存大量数据方便
D : 解决容量、价格和速度三者的矛盾
正确答案: D
解析:
计算机的存储系统采用分级方式是尽量以外存的价格得到容量与外存相当,速度与内存
相近的存储系统,解决了容量、价格和速度三者的矛盾。另外,用排除法可以首先排
除A、B两项。C项,分级方式并不能方便保存大量数据。
607 、 单选题
采用虚拟存储器的主要目的是()。
A : 提高主存的存取速度
B : 扩大主存的存贮空间
C : 提高外存的存取速度
D : 扩大外存的存贮空间
正确答案: B
解析:
虚拟存储器是以内存与外存为基础的一种技术,由于主存容量的限制,需要在外存中开
辟一部分空间作为与主存交换的存储空间,这种交换是由操作系统完成的。
608 、 单选题
关于程序中断方式和DMA方式的叙述错误的是()。Ⅰ.DMA的优先级比程序中断的优先级
要高Ⅱ.程序中断方式需要保护现场,DMA方式不需要保护现场Ⅲ.程序中断方式的中断
请求是为了报告CPU数据的传输结束,而DMA方式的中断请求完全是为了传送数据
A : 只有Ⅱ
B : Ⅱ、ⅢC : 只有Ⅲ
D : Ⅰ、Ⅲ
正确答案: C
解析:
I项,DMA方式不需要CPU干预传送操作,仅仅是开始和结尾挪用CPU-点时间,其余不
占用CPU任何资源;中断方式是程序切换,每次操作需要保护和恢复现场,所以DMA优
先级高于中断请求,这样可以加快处理效率。II项,从I的分析可知,程序中断需要中断
现行程序,故需保护现场,以便中断执行完之后还能回到原来的点去继续没有完成的工
作:DMA方式不需要中断现行程序,无须保护现场。ⅡI的说法正好相反。
609 、 单选题
在计算机系统中构成虚拟存储器时()。
A : 只需要一定的硬件资源便可实现
B : 只需要一定的软件即可实现
C : 既需要软件也需要硬件方可实现
D : 既不需要软件也不需要硬件
正确答案: C
解析:
虚拟存储器是对物理存储器的逻辑扩充,程序运行中要进行虚拟地址到物理地址的转换。
这个转换过程需要用到页表寄存器或段表寄存器、mmu等硬件,还要靠操作系统才能实
现页的动态调入或换出等操作,整个过程需要软硬件协同工作。
610 、 单选题
某机字长32位,主存容量1MB,按字编址,块长512B,Cache共可存放16个块,采用直
接映射方式,则Cache地址长度为()。
A : 11位
B : 13位
C : 18位
D : 20位
正确答案: A
解析:611 、 单选题
浮点运算结果尾数不是规格化数,执行向左规格化,即尾数()。
A : 左移1位,阶码加1
B : 左移1位,阶码减1
C : 右移1位,阶码加1
D : 右移1位,阶码减1
正确答案: B
解析:
左规格化尾数左移1位,阶码减1;右规格化尾数右移1位,阶码加1。
612 、 单选题
CRT图形显示器的分辨率表示()。
A : 一个图像点(像素)的物理尺寸
B : 显示器一行能显示的最大图像点数与一列能显示的最大图像点数的乘积
C : 显示器屏幕可视区域的大小
D : 显示器能显示的字符个数
正确答案: B
解析:
CRT图形显示器的分辨率是衡量显示器显示清晰度的指标,是以图像点(像素)的个数为标
志,即显示器一行能显示的最大图像点数与一列能显示的最大图像点数的乘积。
613 、 单选题
在微机系统中,外设通过()与主板的系统总线相连接。
A : 计数器
B : 寄存器
C : 适配器
D : 设备控制器
正确答案: C
解析:
适配器是一个接口转换器,它可以是一个独立的硬件接口设备,允许硬件或电子接口与
其他硬件或电子接口相连,也可以是信息接口。比如:电源适配器、三脚架基座转接部
件、USB与串口的转接设备等。614 、 单选题
在指令系统设计中,采用扩展操作码的设计,目的是()
A : 保持指令长度不变的情况下增加指令寻址空间
B : 减少指令字长度
C : 增加指令字长度
D : 保持指令长度不变的情况下增加指令数量
正确答案: D
解析:
扩展操作码是一种优化技术,它使操作码的长度随地址码的减少而增加,不同地址的指
令可以具有不同长度的操作码。
615 、 单选题
用于对某个寄存器中存放的操作数的地址进行寻址的方式称为()寻址。
A : 直接
B : 间接
C : 寄存器直接
D : 寄存器间接
正确答案: D
解析:
操作数地址在寄存器中,为寄存器间接寻址方式,如MOVA,@RO,即把RO中的值作为
操作数的地址,把此地址中的值放入累加器A中,即把内存单元20H中的值放入A中,如
此地址单元中的值为5,则A=5。
616 、 单选题
以下说法中错误的是()。
A : 与DRAM相比,SRAM的集成度低,存取速度快
B : PC机的主存储器常由DRAM构成
C : RAM需要刷新,且断电后信息会丢失
D : ROM是一种非易失性存储器,断电后仍可保持记忆
正确答案: C
解析:
RAM又可分为SRAM和DRAM,其中,DRAM需要刷新,而SRAM不用。617 、 单选题
磁盘存储器的平均等待时间通常是指()。
A : 磁盘旋转一周所需的时间
B : 磁盘旋转半周所需的时间
C : 磁盘旋转1/3周所需的时间
D : 磁盘旋转2/3周所需的时间
正确答案: B
解析:
磁盘存储器的平均等待时间等于最大等待时间(即旋转一圈的时间)与最小等待时间(不旋
转)之和除以2,所以就等于旋转半圈的时间。
618 、 单选题
转移指令执行结束后,程序计数器PC中存放的是()
A : 该转移指令的地址
B : 顺序执行的下条指令地址
C : 转移的目标地址
D : 任意指令地址
正确答案: C
解析:
转移指令执行过程中,将转移指令所指的子程序的起始地址装入PC,因此转移指令执行
结束后,程序计数器PC中存放的是转移的目标地址。
619 、 单选题
CPU中决定指令执行顺序的是()。
A : 指令寄存器IR
B : 程序计数器PC
C : 程序状态字寄存器PSWR
D : 主存地址寄存器MAR
正确答案: B
解析:
CPU中用程序计数器PC来跟踪下一条将要执行的指令的地址,即通过程序计数器PC来决
定指令执行顺序。620 、 单选题
在微指令的编码方式中,若微命令数相同,下列叙述中正确的是()。Ⅰ.直接控制方式与
编码控制方式的微指令长度相等Ⅱ.最短编码控制和直接控制方式不影响微指令字长Ⅲ.
编码控制方式的微指令比直接控制方式的微指令短Ⅳ.直接控制的微指令比字段编码的微
指令长Ⅴ.字段直接编码的微指令与字段间接编码的微指令长度相等Ⅵ.字段间接编码的
微指令比字段直接编码的微指令长
A : Ⅲ和Ⅳ
B : Ⅰ和Ⅲ
C : Ⅲ和Ⅰ
D : Ⅳ和Ⅵ
正确答案: A
解析:
微指令的操作控制字段可分为直接控制法、最短编码法和字段编码法,字段编码法中又
可以进一步分为字段直接编码法和字段间接编码法。若微命令数相同,微指令操作控制
字段的长度由短至长依次为:最短编码一字段间接编码一字段直接编码一直接控制。操
作控制字段短则相应的微指令字长就短。
621 、 单选题
现行PC机上的IDE接口主要用来连接()。
A : 软盘驱动器
B : 硬盘驱动器
C : 绘图仪
D : 扫描仪
正确答案: B
解析:
PC机主板上连接硬盘的接口有IDE接口、SATA接口。
622 、 单选题
某计算机操作码采用固定长度方案,操作码位数是8位,其指令种类最多是()。
A : 64种
B : 128种
C : 256种
D : 32种
正确答案: C
解析:由于操作码长度固定,指令种类数位由操作码位数决定,指令种类最多为:28=256种。
623 、 单选题
中断系统中,中断屏蔽字的作用是()。
A : 暂停对所有中断源的响应
B : 暂停对所有可屏蔽中断源的响应
C : 暂停对某些可屏蔽中断源的响应
D : 暂停对主存的访问
正确答案: C
解析:
CPU通过设置中断屏蔽字来屏蔽对某些可屏蔽中断源的响应。
624 、 单选题
在CPU中,()可用于传送和暂存用户数据,为ALU执行算术逻辑运算提供工作区。
A : 程序计数器
B : 累加寄存器
C : 程序状态寄存器
D : 地址寄存器
正确答案: B
解析:
寄存器是CPU中的一个重要组成部分,它是CPU内部的临时存储单元。寄存器既可以用
来存放数据和地址,也可以存放控制信息或CPU工作时的状态。在CPU中增加寄存器的
数量,可以使CPU把执行程序时所需的数据尽可能地放在寄存器件中,从而减少访问内
存的次数,提高其运行速度。但是,寄存器的数目也不能太多,除了增加成本外,由于
寄存器地址编码增加也会相对增加指令的长度。CPU中的寄存器通常分为存放数据的寄
存器、存放地址的寄存器、存放控制信息的寄存器、存放状态信息的寄存器和其他寄存
器等类型。程序状态寄存器用于记录运算中产生的标志信息,典型的标志为有进位标志
位、零标志位、符号标志位、溢出标志位和奇偶标志等。地址寄存器包括程序计数器、
堆栈指示器、变址寄存器和段地址寄存器等,用于记录各种内存地址。程序计数器用于
存放指令的地址。当程序顺序执行时,每取出一条指令,PC内容自动增加一个值,指向
下一条要取的指令。当程序出现转移时,则将转移地址送入PC,然后由PC指向新的程序
地址。累加寄存器是一个数据寄存器,在运算过程中暂时存放被操作数和中间运算结果,
累加器不能用于长时间地保存一个数据。
625 、 单选题
内存按字节编址,地址从90000H到CFFFFH,若用存储容量为16K×8bit芯片构成该内存,
至少需要的芯片数是()。A : 2
B : 4
C : 8
D : 16
正确答案: D
解析:
CFFFF-90000+1=40000,即256KB,若用存储容量为16K×8bit芯片则需芯片
数=(256K×8)/(16K×8)=16(片)。
626 、 单选题
CPU在响应中断的过程中,保护现场的工作由()完成。
A : 中断隐指令
B : 中断服务程序
C : A或B之一完成
D : A和B共同完成
正确答案: D
解析:
保护现场包括保护程序断点和保护CPU内部各寄存器内容,其中,保护程序断点的任务
由中断隐指令完成;而保护CPU内部其他寄存器的任务由中断服务程序来完成,故D项
为正确选项。
627 、 单选题
世界上第一台计算机是ENIAC,第一台“按程序存储”思想设计制造的计算机是()。
A : ENIAC
B : EDSAC
C : ONIVAC
D : EDVAC
正确答案: B
解析:
EDSAC是由英国剑桥大学莫里斯·文森特·威尔克斯(MauriceVincentWilkes)领导、设计和
制造的。并于1949年投入运行。它使用了水银延迟线作存储器,利用穿孔纸带输入和电
传打字机输出。EDSAC是第一台采用冯-诺伊曼体系结构的计算机。
628 、 单选题正确答案: D
解析:
计算机中采用1位符号位判断是否溢出时,为了节省时间,通常用符号位产生的进位与
最高有效位产生的进位进行异或操作,若结果为1则表示溢出,否则说明未溢出。
629 、 单选题
以下关于CISC(ComplexInstructionSetComputer,复杂指令集计算机)
和RISC(ReducedInstructionSetComputer,精简指令集计算机)的叙述中,错误的是()。
A : 在CISC中,其复杂指令都采用硬布线逻辑来执行
B : 采用CISC技术的CPU,其芯片设计复杂度更高
C : 在RISC中,更适合采用硬布线逻辑执行指令
D : 采用RISC技术.指令系统中的指令种类和寻址方式更少
正确答案: A
解析:
CISC(ComplexInstructionSetComputer,复杂指令集计算机)的基本思想是,进一步增强
原有指令的功能,用更为复杂的新指令取代原先由软件子程序完成的功能,实现软件功
能的硬件化,导致机器的指令系统越来越庞大而复杂。CISC计算机一般所含的指令数目
至少300条以上,有的甚至超过500条。RISC(ReducedInstructionSetComputer,精简指
令集计算机)的基本思想是:通过减少指令总数和简化指令功能,降低硬件设计的复杂度,
使指令能单周期执行,并通过优化编译提高指令的执行速度,采用硬布线控制逻辑优化
编译程序。在20世纪70年代末开始兴起,导致机器的指令系统进一步精炼而简单。
630 、 单选题
“奔腾”的地址线为32根,最大存储量为()。
A : 4GB
B : 4MB
C : 32MB
D : 16MB
正确答案: A解析:
地址总线是专门用来传送地址的,地址总线的位数决定了CPU可直接寻址的存储器空间
的大小。由于“奔腾”机有地址线32根(即地址总线的位数为32位),每根线传送的地址
信号有两种情况,所以有2个存储单元2=1G,即最大存储量为4G。
631 、 单选题
CRT的分辨率为1024*1024像素,像素的颜色数为256,则刷新存储器的容量是()。
A : 512KB
B : 8MB
C : 256KB
D : 2MB
正确答案: B
解析:
像素的颜色数为256种,则需要二进制8位表示,显存的容量=分辨率*表示灰度级所需的
二进制位数=1024*1024*8=8MB。
632 、 单选题
在菊花链方式中,靠近控制器的设备比远处的设备()。
A : 优先级高
B : 优先级相等
C : 优先级低
D : 不一定
正确答案: A
解析:
在链式查询中,离总线控制部件最近的设备具有较高的优先级。
633 、 单选题
磁盘存储器的记录方式采用()。
A : 归零制(RZ)
B : 不归零制(NRZ)
C : 调频制(FM)
D : 调相制(PM)
正确答案: C
解析:磁盘存储器的记录方式采用调频制(FM)。
634 、 单选题
下列说法中不正确的是()。
A : 任何可以由软件实现的操作也可以由硬件来实现
B : 固件就功能而言类似于软件,而从形态来说又类似于硬件
C : 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级
D : 面向高级语言的机器是完全可以实现的
正确答案: D
解析:
硬件和软件的功能操作可以相互转换,硬件执行效率更高,但成本高,所以A项是对的。
所谓固件就功能而言类似于软件,而从形态来说又类似于硬件,B是对的。微程序是由
硬件直接实现的,是计算机系统最底层的硬件系统,由机器硬件直接执行微指令,C是
对的。D项面向高级语言的机器是完全可以实现的说法过于绝对。
635 、 单选题
下列关于虚拟存储器的说法,比较正确的是()。
A : 访主存命中率随存储容量增加而提高
B : 更换替换算法能提高命中率
C : 在主存命中率低时,改用堆栈型替换算法,并增大主存容量,可提高命中率
D : 访主存命中率随页面大小增大而提高
正确答案: C
解析:
虚拟存储是为了增大内存容量而设计的。命中率与替换算法和页面多少有一定的关系,
增大容量和替换算法可以提高命中率。
636 、 单选题
在关于一地址运算类指令的叙述中,正确的是()。
A : 仅有一个操作数,其地址由指令的地址码提供
B : 可能有一个操作数,也可能有两个操作数
C : 一定有两个操作数,另一个是隐含的
D : 指令的地址码字段存放的一定是操作码
正确答案: B
解析:一地址运算类指令包括单操作数指令(如加1、减1指令)和双操作数指令(如加、减指令)两
类。对于单操作数指令只需要一个操作数,对于双操作数指令需要两个操作数,其中一
个操作数的地址是显地址,另外一个操作数隐含在累加寄存器中。因此答案选B。
637 、 单选题
在()的计算机系统中,外设可以和主存储器单元统一编址。
A : 单总线
B : 双总线
C : 三总线
D : 以上三种都可以
正确答案: A
解析:
计算机的各个部件均由系统总线相连,在单总线结构中,CPU与主存之间、CPU与I/O设
备之间、I/O设备与主存之间、各种设备之间都通过系统总线交换信息。单总线结构的优
点是控制简单,扩充方便。但由于所有设备部件均挂在单一总线上,使这种结构只能分
时工作,即同一时刻只能在两个设备之间传送数据,这就使系统总体数据传输的效率和
速度受到限制,这是单总线结构的主要缺点。
638 、 单选题
计算机操作的最小时间单位是()。
A : 时钟周期
B : 指令周期
C : PU周期
D : 微指令周期
正确答案: A
解析:
时钟周期也称为T状态,是微处理器动作处理的最小时间单位。大小由系统确定的,是
系统时钟周期的倒数。一个指令周期包含若干个机器周期,一个机器周期又包含若干个
时钟周期(或节拍周期),每个指令周期内的机器周期数可以不等,每个机器周期内的节
拍数也可以不等。
639 、 单选题
IEEE754标准浮点数的尾数采用()机器数形式。
A : 原码
B : 补码
C : 移码D : 反码
正确答案: A
解析:
IEEE754标准浮点数的尾数采用原码表示,选A项。
640 、 单选题
计算机能够直接识别()。
A : 十进制数
B : 二进制数
C : 八进制数
D : 十六进制数
正确答案: B
解析:
计算机只能识别二进制数,即0和1。
641 、 多选题
下面所述正确的是()。
A : RAM可随机存取信息,掉电后信息丢失
B : 访问RAM时,访问时间与单元的物理位置无关
C : 内存中存储的信息均是不可改变的
D : 随机存储器和只读存储器可统一编址
正确答案: A,B,D
解析:
内存分为RAM和ROM,RAM中的信息用户可以改变,ROM中的信息是由厂家植入的所
以无法改动。
642 、 多选题
在单机系统中提供存储器系统性能的主要措施有()。
A : 采用双端口存储器
B : 采用并行存储器
C : 采用高速缓冲存储器
D : 采用虚拟存储技术
正确答案: A,B,C,D解析:
在单机系统中提高存储器系统性能的主要措施有:①采用高速器件②采用Cache(高速缓
冲存储器)③采用多体交叉存储器④采用双端口存储器⑤加长存储器的字长⑥采用并行存
储器⑦采用虚拟存储器等。
643 、 多选题
硬盘的主要参数有()。
A : 磁头数
B : 容量
C : 扇区数
D : 交错因子
E : 柱面数
正确答案: A,B,C,D,E
解析:
硬盘磁头是硬盘读取数据的关键部件,磁头的好坏在很大程度上决定着硬盘盘片的存储
密度。交错因子(又称交叉因子)就是每两个连续逻辑扇区之间所间隔的物理扇区数。容
量是指计算机硬盘所能存储文件的多少。柱面数是指硬盘同心圆的磁道数。扇区数是指
一个磁道含有扇区弧度的数量。
644 、 多选题
CPU不能直接访问的存储器是()。
A : 软盘
B : 硬盘
C : RAM
D : CD-ROM
E : 高速缓存
正确答案: A,B,D
解析:
CPU读取和写人数据都是通过内存来完成的。
645 、 多选题
内存按工作原理可以分为()这几种类型。
A : BIOS
B : RAM
C : MOS
D : ROM正确答案: B,D
解析:
BIOS和CMOS是主板上的芯片组。RAM断电后数据丢失,是随机存储器;ROM断电后数
据不丢失,是只读存储器。
646 、 多选题
软盘驱动器的性能指标主要有()。
A : 平均访问时间
B : 道对道访问时间
C : 出错率
D : 道密度和位密度
E : 寻道安顿时间
正确答案: A,B,C,D,E
解析:
平均访问时间包括平均寻道时间和平均等待时间。道对道的访问时间主要是指磁头在两
个相邻磁道之间变化的时间。道密度是磁道的密集程度,一般磁盘容量越大,磁道越密
集。出错率是指在使用或访问信息的时候,出现错误代码的错误率。
647 、 多选题
CPU中有若干寄存器,其中存放存储器中数据和指令地址的寄存器、存放CPU将要执行
的下一条指令地址的寄存器、存数据和指令的寄存器分别是()。
A : 地址寄存器
B : 程序计数器
C : 数据寄存器
D : 指令寄存器
正确答案: A,B,C
解析:
CPU中保存当前正在执行的指令的寄存器为指令寄存器IR,保存下一条指令地址的寄存
器为程序计数器PC,用于存放存储器中数据和指令地址的寄存器是地址寄存器,存数据
和指令的寄存器是数据寄存器。
648 、 多选题
下面浮点运算器的描述中正确的句子是()。
A : 浮点运算器可用阶码部件和尾数部件实现
B : 阶码部件可实现加、减、乘、除四种运算C : 阶码部件只进行阶码相加、相减和比较操作
D : 尾数部件只进行乘法和减法运算
正确答案: A,C
解析:
浮点运算可用两个松散连接的定点运算部件来实现:即阶码部件和尾数部件。浮点运算
器的尾数部件实质上就是一个通用的定点运算器,要求该运算器能实现加、减、乘、除
四种基本算术运算,阶码部件只进行阶码相加、相减和比较操作。
649 、 多选题
如果一个存储单元存放一个字节,那么一个64KB的存储单元共有()个存储单元,用十六
进制的地址码则编号为0000~()。
A : 64000
B : 65536
C : 10000H
D : 0FFFFH
E : 0FFFE
正确答案: B,D
解析:
存储器的容量是指它能存放多少个字节的二进制信息,1KB代表1024个字节,64KB就
是65536个字节。内存储器是由若干个存储单元组成的,每个单元有一个唯一的序号以
便识别,这个序号称为地址。通常一个存储单元存放一个字节,那么总共就有65536个
存储单元。要有65536个地址,从0号编起,最末一个地址号为65536-1=65535,即十六
进制FFFF。所以本题的两个正确答案依次为B和D。注意地址的编号都从0开始,因此最
高地址等于总个数减1。
650 、 多选题
计算机突然断电,下列说法正确的有()。
A : CPU寄存器中的内容会丢失
B : Cache高速缓冲存储器中的内容会丢失
C : ROM存储器中的内容会丢失
D : RAM存储器中的内容会丢失
E : 显卡存储器中的内容会丢失
正确答案: A,B,D,E
解析:
计算机突然断电,CPU寄存器、Cache高速缓冲存储器、RAM、显卡存储器中的内容均
会丢失。只有ROM中的内容不会丢失。651 、 多选题
显卡的几个主要的性能指标有()。
A : 带宽
B : 显存
C : 色深
D : 刷新频率
正确答案: A,B
解析:
显卡的主要参数:显示芯片、型号、版本级别、开发代号、制造工艺、核心频率、显存、
带宽、容量、封装类型、速度、频率、分辨率、流处理器单元、DAPI、RAMDAC频率、
散热设备。
652 、 多选题
下列选项与硬盘容量有关的是()
A : 磁道数
B : 磁头数
C : 柱面数
D : 扇区数
正确答案: A,B,C,D
解析:
硬盘容量=磁头数×柱面数(磁道数)×扇区数x512B。当磁盘旋转时,磁头若保持在一个位
置上,则每个磁头都会在磁盘表面划出一个圆形轨迹,这些圆形轨迹就叫作磁道。磁盘
上的每个磁道被等分为若干个弧段,这些弧段便是磁盘的扇区,每个扇区可以存放512
个字节的信息,磁盘驱动器在向磁盘读取和写人数据时,要以扇区为单位。硬盘通常由
重叠的一组盘片构成,每个盘面都被划分为数目相等的磁道,并从外缘的“0”开始编
号,具有相同编号的磁道形成一个圆柱,称之为磁盘的柱面。磁盘的柱面数与一个盘单
面上的磁道数是相等的。
653 、 多选题
硬盘的性能指标包括()。
A : 转速
B : 平均搜索时间
C : 单碟容量
D : 数据传输率
E : 数据缓存
正确答案: A,B,C,D,E解析:
转速是指硬盘一分钟转动的圈数,一般是5400转/分;7200转/分等。平均搜索时间:从
开始查找数据到找到数据所需要的时间。单碟容量:一块硬盘所能容纳的数据量,在一
些磁盘中可能有多个盘片。数据传输率:硬盘内部传输速率和外部传输速率。数据缓存:
缓解硬盘和内存的速度差,一般为8MB、16MB、32MB等。
654 、 多选题
系统总线中地址线的功能是()。
A : 选择外存地址
B : 选择主存单元地址
C : 选择进行信息传输的设备
D : 指定主存和I/O设备接口电路的地址
正确答案: B,D
解析:
地址总线主要是用来指出数据总线上的源数据或目的数据在主存单元的地址或I/O设备的
地址。
655 、 多选题
硬盘按接口类型可以分为()两种。
A : TA接口的硬盘
B : ISA接口的硬盘
C : IDE接口的硬盘
D : SCSI接口的硬盘
正确答案: C,D
解析:
硬盘从接口类型上可以分为以下几种:IDE接口、SATA接口、SCSI接口、光纤通道接口、
SAS接口、PCI-E接口。至于其他的比如mSATA、eSATA、USB等都是转换出来的接口类
型。
656 、 多选题
声卡的主要技术指标有()。
A : 采样频率
B : 声道
C : 采样位数
D : 声卡接口正确答案: A,B,C
解析:
声卡技术指标包含采样率、采样精度、失真度、信噪比、声道。
657 、 多选题
在描述计算机存储容量时,1G的准确含义是()。
A : 1024M
B : 1000M
C : 1024×1024K
D : 1000×1000K
正确答案: A,C
解析:
1G=1024M,1M=1024K。
658 、 多选题
系统总线中控制线的功能是()。
A : 提供主存、I/O接口设备的控制信号
B : 提供数据信息
C : 提供时序信号
D : 提供主存、I/O接口设备的响应信号
正确答案: A,C,D
解析:
控制总线CB用来传送控制信号和时序信号。控制信号中,有的是微处理器送往存储器
和I/O接口电路的,如读/写信号、片选信号、中断响应信号等:也有是其他部件反馈
给CPU的,比如中断申请信号、复位信号、总线请求信号、限备就绪信号等。因此,控
制总线的传送方向由具体控制信号而定,一般是双向的,控制总线的位数要根据系统的
实际控制需要而定。实际上控制总线的具体情况主要取决于CPU。
659 、 多选题
同步传输之所以比异步传输具有较高的传输频率是因为同步传输()。
A : 用一个公共时钟信号进行同步
B : 各部件存取时间较为接近
C : 不需要应答信号
D : 总线长度较短正确答案: A,C
解析:
同步传输是一种以数据块为传输单位的数据传输方式,该方式下数据块与数据块之间的
时间间隔是固定的,必须严格地规定它们的时间关系。每个数据块的头部和尾部都要附
加一个特殊的字符或比特序列,标记一个数据块的开始和结束,一般还要附加一个校验
序列,以便对数据块进行差错控制。异步传输将比特分成小组进行传送,小组可以是8
位的1个字符或更长。发送方可以在任何时刻发送这些比特组,而接收方从不知道它们
会在什么时候到达。
660 、 多选题
CPU中包含()。
A : 运算器
B : 寄存器
C : 内存储器
D : 控制器
正确答案: A,B,D
解析:
CPU中包括运算器、控制器和寄存器。
661 、 多选题
声卡最主要的组成部分为()。
A : 功率放大器
B : 总线接口、输入/输出端口
C : 声音处理芯片
D : MIDI及游戏杆接口、CD音频连接器
正确答案: A,B,C,D
解析:
声卡由以下几部分组成。①数字信号处理芯片:数字信号处理芯片可以完成各种信号的
记录和播放任务,还可以完成许多处理工作,如音频压缩与解压缩运算、改变采样频率、
解释MIDI指令或符号以及控制和协调直接存储器访问(DMA)工作。②A/D和D/A转换器:
声音原本以模拟波形的形式出现,必须转换成数字形式才能在计算机中使用。为实现这
种转换,声音卡含有把模拟信号转成数字信号的A/D转换器,使数据可存入磁盘中。为
了把声音输出信号送给喇叭或其他设备播出,声卡必须使用D/A转换器,把计算机中以
数字形式表示的声音转变成模拟信号播出。③总线接口芯片:总线接口芯片在声卡与系
统总线之间传输命令与数据。④音乐合成器:音乐合成器负责将数字音频波形数据
或MIDI消息合成为声音。⑤混音器:混音器可以将不同途径,如话筒或线路输入、CD
输入的声音信号进行混合。此外,混音器还为用户提供软件控制音量的功能。662 、 多选题
软盘驱动器可以按尺寸分为()类型。
A : 5.35英寸软驱
B : 5.25英寸软驱
C : 3.5英寸软驱
D : 3.25英寸软驱
正确答案: B,C
解析:
常见的软盘尺寸是3.5和5.25英寸两种。
663 、 多选题
显示器的性能指标包括()。
A : 点距
B : 屏幕大小
C : 带宽
D : 控制方式
正确答案: A,B
解析:
显示器的技术参数:可视面积、可视角度、点距、色彩度、对比值、亮度值、响应时间、
扫描方式。
664 、 多选题
计算机中常用的数的表示形式有()。
A : 小数
B : 指数
C : 定点
D : 浮点
正确答案: C,D
解析:
在计算机中常用的数的表示形式有两种:定点数和浮点数。
665 、 多选题
对于辅助存储器,()的提法是正确的。A : 不是一种永久性的存储设备
B : 能永久地保存信息
C : 可被中央处理器直接访问
D : 是CPU与内存之间的缓冲存储器
E : 是文件的主要存储介质
正确答案: B,E
解析:
辅助存储器是一种永久性的存储设备,不可被中央处理器直接访问,所以选项A、C是错
误的,CPU与内存之间的缓冲存储器一般是以高速缓存承担的,所以选项D是错误的。
因此.正确的叙述是B、E。
666 、 多选题
关于USB接口的说法,正确的是()。
A : USB本身可以提供电力来源
B : UBS的传输速度比IEEE1394快
C : 家用电脑上没有配UBS接口
D : 支持即插即用功能(安装驱动的情况下)
正确答案: B,D
解析:
USB本身不提供电力来源,家用电脑上有USB接口。
667 、 多选题
运算器由()组成。
A : 状态寄存器
B : 数据总线
C : ALU
D : 地址寄存器
正确答案: A,B,C
解析:
运算器由算术逻辑单元(ALU)、累加器、状态寄存器、通用寄存器组等组成。
668 、 多选题
以下对RAM存储器描述正确的是()。
A : 可以读写B : 存取速度快
C : 随机存储器
D : 断电后仍保留内容
正确答案: A,B,C
解析:
RAM是一种可读写存储器,特点是存储器的任何一个存储单元的内容都可以随机存取,
而且存取时间与存储单元的物理位置无关,缺点是断电后所存信息会丢失。
669 、 多选题
在下面的结论中,不正确的是()。
A : 主存是主机的一部分,不能通过单总线被访问
B : 主存可以和外围设备一样,通过单总线被访问
C : 主存是主机的一部分,必须通过专用总线进行访问
D : 主存是主机的一部分,必须通过内总线进行访问
正确答案: A,C,D
解析:
在前期的计算机中,单总线技术是计算机CPU和外部设备通信,但是由于访问速度慢,
所以被淘汰了。现在使用多总线技术。所以A错误。CPU与外部通信的时候需要通过数
据总线、地址总线、控制总线传输数据。
670 、 多选题
显卡的发展史主要包括()等发展阶段。
A : VGA彩色显卡
B : MDA单色显卡
C : GA彩色图形显卡
D : EGA增强型彩色图形显卡
正确答案: A,B,C,D
解析:
显卡的发展简史:CGA、MDA、MGA/MCGA、VGA接口、3D、3GIO接口、NVIDIA、铁
面双雄。
671 、 多选题
多总线结构的计算机系统,采用()方法,对提高系统的吞吐率最有效。
A : 交叉编址多模块存贮器B : 高速缓冲存贮器
C : 多端口存贮器
D : 提高主存的速度
正确答案: B,D
解析:
计算机CPU是通过总线和外出的主存及I/O设备进行数据通信的。为提高系统的吞吐率,
所以要提高主存的数度。高速缓冲存贮器是存储CPU常用的命令和指令的。
672 、 多选题
动态存储器,DRAM的三种刷新方式是()。
A : 集中刷新
B : 分散刷新
C : 同步刷新
D : 异步式刷新
正确答案: A,B,D
解析:
①集中式--正常读/写操作与刷新操作分开进行,刷新集中完成。特点:存在一段停止读/
写操作的死时间,适用于高速存储器②分散式--将一个存储系统周期分成两个时间片,
分时进行正常读/写操作和刷新操作。特点:不存在停止读/写操作的死时间但系统运行
速度降低。③异步式--前两种方式的结合,每隔一段时间刷新一次,保证在刷新周期内
对整个存储器刷新一遍。
673 、 多选题
计算机的存储器分为内存储器和外存储器,以下属于外存的是()。
A : U盘
B : 硬盘
C : ROM
D : RAM
正确答案: A,B
解析:
计算机的外储存器是指除计算机内存及CPU缓存以外的储存器,此类储存器一般断电后
仍然能保存数据。常见的外储存器有硬盘、软盘、光盘、U盘等。计算机的内存一般采
用半导体存储单元,包括随机存储器(RAM),只读存储器(ROM),以及高速缓存(Cache)。
674 、 多选题按制作技术可以将显示器分为()。
A : CRT显示器
B : 等离子显示器
C : LCD显示器
D : 平面直角显示器
正确答案: A,C
解析:
CRT是一种使用阴极射线管的显示器,LCD为液晶显示器。
675 、 多选题
若中央处理机处于“管态”,可以执行的指令有()。
A : 读系统时钟
B : 写系统时钟
C : 读用户内存自身数据
D : 写用户内存自身数据
E : 清除整个内存
正确答案: A,B,C,D,E
解析:
若中央处理机处于“管态”,此时可以执行系统的全部指令,所以选择A、B、C、D、E。
676 、 多选题
下面是计算机显示器性能指标的是()。
A : 显存容量
B : 分辨率
C : 显示点间距
D : 扫描方式
正确答案: B,C,D
解析:
A是显卡的指标。
677 、 多选题
冯·诺伊曼计算机有许多特点,下列是对冯·诺伊曼计算机特点的描述,其中正确的是()。
A : 使用单一处理部件来完成计算、存储及通信工作B : 存储空间的单元是直接寻址的
C : 对计算进行集中的、顺序的控制
D : 用十六进制编码
E : 指令和数据一起以同等地位存于存储器内
正确答案: A,B,C,E
解析:
本题主要考察冯·诺伊曼计算机的特点。冯·诺伊曼计算机的特点有,使用单一的处理部
件来完成计算、存储以及通信工作;存储空间的单元是直接寻址的;指令和数据一起以
同等地位存放于存储器内,并可按地址访问;指令和数据均用二进制代码表示;指令由
操作码和地址码组成,操作码用于表示操作的性质,地址码用来表示操作数在存储器中
的位置;指令在存储器内按顺序存放,机器以运算器为中心,对计算进行集中的、顺序
的控制,输入输出设备与存储器间的数据传送都通过运算器来完成。
678 、 多选题
在5.25英寸高密度软驱上可以读写的软盘有()。
A : 3.5英寸软盘
B : 5.25英寸低密软盘
C : 5,25英寸高密软盘
D : 3.5英寸高密软盘
正确答案: B,C
解析:
5.25英寸高密度软驱读5.2英寸的低密软盘和高密软盘。
679 、 多选题
计算机语言从低级到高级的发展,使得()。
A : 计算机语言对计算机硬件的依赖性越来越低
B : 计算机语言所描述的数据结构越来越复杂
C : 计算机语言所描述的程序特征越来越抽象
D : 计算机语言越来越难以掌控
E : 计算机语言不利于软件开发
正确答案: A,B
解析:
计算机语言发展越高级,数据结构越复杂,程序特征越来越明显,但是也越接近人类的
表达习惯,因此越容易被更多的人掌握,有利于软件开发。680 、 多选题
电脑系统的显示系统包括()。
A : 显卡
B : 显示器
C : 显示内存
D : 3D图形加速卡
正确答案: A,B
解析:
显卡完成数字信号和模拟信号的转化,用于连接显示器,显卡的好坏决定了显示质量。
显示器是计算机的输出工具。
681 、 多选题
现代计算机都是冯·诺伊曼模型的,该模型规定了计算机系统由存储器、控制器、运算器、
输入设备和输出设备几大部分组成。其中,()构成了主机。
A : 存储器
B : 控制器
C : 运算器
D : 输入设备
E : 输出设备
正确答案: A,B,C
解析:
冯·诺伊曼模型规定了计算机系统由存储器、控制器、运算器、输入输出设备组成。其中,
存储器和CPU构成主机。
682 、 判断题
灰度级是指黑白显示器中所显示像素点的亮暗差别,在彩色显示器中则表现为颜色数的
不同,灰度级越高,图像层次越逼真清晰。()
A : 正确
B : 错误
正确答案: 对
解析:
灰度也就是所谓的色阶或灰阶,是指亮度的明暗程度,也称中间色调(Halftone),主要用
于传送图片,分别有16级、32级、64级三种方式,它采用矩阵处理方式将文件的像素处
理成16、32、64级层次,使传送的图片更清晰。LED显示屏的灰度等级越高,颜色越丰
富,色彩越艳丽;反之,显示颜色单一,变化简单。683 、 判断题
随着时间的推移,计算机系统的成本会逐渐降低。()
A : 正确
B : 错误
正确答案: 对
解析:
根据摩尔定律,当价格不变时,集成电路上可容纳的元器件的数目,一般每隔18~24个
月便会增加一倍,性能也将提升一倍。换言之,每一美元所能买到的电脑性能,将每
隔18~24个月翻一倍以上。这一定律揭示了信息技术进步的速度。
684 、 判断题
非击打式打印机速度快、噪声低、打印质量高,但价格较贵。()
A : 正确
B : 错误
正确答案: 对
解析:
非击打式打印机速度快、噪声低、打印质量高,但价格较贵。
685 、 判断题
LCD显示器没有背景光源也能工作。()
A : 正确
B : 错误
正确答案: 错
解析:
LCD显示器没有背景光源不能工作。
686 、 判断题
一个指令周期由若干个机器周期组成。()
A : 正确
B : 错误
正确答案: 对解析:
机器周期又称CPU周期,一个指令周期常由若干CPU周期构成。
687 、 判断题
一旦中断请求出现,CPU立即停止当前指令的执行,转去受理中断请求。()
A : 正确
B : 错误
正确答案: 错
解析:
此题考察CPU响应中断的条件。CPU响应中断的时间限制是在执行完一条指令且没有更
紧迫的任务时才可以响应中断。
688 、 判断题
微程序控制器中的控制存储器可用PROM、EPROM或闪存实现。()
A : 正确
B : 错误
正确答案: 对
解析:
微程序控制器中的控制存储器可用PROM、EPROM或闪存实现。
689 、 判断题
在PAL中,“与”阵列是可编程的,而“或”阵列是固定连接的。()
A : 正确
B : 错误
正确答案: 对
解析:
在PAL(可编程阵列逻辑)中,“与”阵列是可编程的,而“或”阵列是固定连接的。
690 、 判断题
补码加减法中,操作数用补码表示,两数相加减,符号位单独处理,减法用加法代
替。()
A : 正确
B : 错误正确答案: 错
解析:
操作数用补码表示,尾数、符号位一同参加运算,减某数用加其负数的补码替代。
691 、 判断题
组合逻辑电路的特点是它的输出状态仅与当时的输入状态有关,而与过去的输入状态无
关。()
A : 正确
B : 错误
正确答案: 对
解析:
解析:数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组合逻辑电路(简称
组合电路),另一类叫作时序逻辑电路(简称时序电路)。组合逻辑电路在逻辑功能上的特
点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。
692 、 判断题
硬连线控制器中,每条指令不同的执行步骤是通过控制信号形成部件的不同编码状态来
区分的。()
A : 正确
B : 错误
正确答案: 错
解析:
硬连线控制器中,使用节拍发生器来区别指令不同的执行步骤。
693 、 判断题
在数字计算机中采用二进制是因为二进制的运算最简单。()
A : 正确
B : 错误
正确答案: 对
解析:
计算机机内采用二进制数表示信息的原因是,计算机作为一种电子计算工具,是由大量
的电子器件组成的,在这些电子器件中,电路的通和断、电位的高和低,用两个数字符号
“1”和“0”分别表示容易实现。同时二进制的运算法则也很简单,因此,在计算机内
部通常用二进制代码来进行内部存储、传输和处理数据。694 、 判断题
非访内指令不需从内存中取操作数,也不需将目的操作数存放到内存,因此这类指令的
执行不需地址寄存器参与。()
A : 正确
B : 错误
正确答案: 错
解析:
CLA是一条非访内指令,它需要两个CPU周期,其中取指令阶段需要一个CPU周期,执行
指令阶段需要一个CPU周期。取址还需要地址寄存器的参与。
695 、 判断题
J-K触发器是组成计数器的理想记忆元件。()
A : 正确
B : 错误
正确答案: 对
解析:
J-K触发器是组成计数器的理想记忆元件。
696 、 判断题
CPU在响应中断后可立即响应更高优先级的中断请求(不考虑中断优先级的动态分配)。()
A : 正确
B : 错误
正确答案: 错
解析:
CPU响应中断时,暂停运行当前程序,自动转移到中断服务程序。
697 、 判断题
只有定点运算才可能溢出,浮点运算不会产生溢出。()
A : 正确
B : 错误
正确答案: 错解析:
浮点数阶码溢出时浮点数溢出。运算时会出现上溢或下溢。
698 、 判断题
在计算机处理的图形和图像两种对象中,一般来讲图像的数据量比图形大。()
A : 正确
B : 错误
正确答案: 对
解析:
在计算机处理的图形和图像两种对象中,一般来讲图像的数据量比图形大。
699 、 判断题
某n进位计数制,其左边一位的权是其相邻的右边一位的权的n倍。()
A : 正确
B : 错误
正确答案: 对
解析:
700 、 判断题
触发器是一种时序电路,它是构成时序逻辑电路的基础。()
A : 正确
B : 错误
正确答案: 对
解析:
时序逻辑电路的基础是触发器。
701 、 判断题
控制存储器是用来存放微程序的存储器,它比主存储器速度快。()
A : 正确
B : 错误正确答案: 对
解析:
控制存储器是用来存放微程序的存储器,它比主存储器速度快。
702 、 判断题
流水线中的相关问题是指在一段程序的相邻指令之间存在某种信赖关系,这种关系影响
指令的执行。()
A : 正确
B : 错误
正确答案: 对
解析:
流水线中的相关问题是指在一段程序的相邻指令之间存在某种信赖关系,这种关系影响
指令的执行。
703 、 判断题
地址总线的特点是可双向传输,控制总线的特点是双向传输。()
A : 正确
B : 错误
正确答案: 错
解析:
地址总线是单向传输的。单根控制总线是单向的,总体是双向的。
704 、 判断题
在实际应用中,奇偶校验多采用奇校验,这是因为奇校验中不存在全“0”代码,在某
些场合下更便于判别。()
A : 正确
B : 错误
正确答案: 对
解析:
在实际应用中,奇偶校验多采用奇校验,这是因为奇校验中不存在全“0”代码,在某
些场合下更便于判别。705 、 判断题
在计算机总线中,地址信息、数据信息和控制信息不能同时出现。()
A : 正确
B : 错误
正确答案: 对
解析:
在计算机总线中,地址信息、数据信息和控制信息不能同时出现。
706 、 判断题
动态RAM和静态RAM都是易失性半导体存储器。()
A : 正确
B : 错误
正确答案: 对
解析:
动态RAM和静态RAM都是易失性半导体存储器。
707 、 判断题
浮点数的取值范围由阶码的位数决定,而精度由尾数的位数决定。()
A : 正确
B : 错误
正确答案: 对
解析:
浮点数的取值范围由阶码的位数决定,而精度由尾数的位数决定。
708 、 判断题
Cache和虚拟存储器的存储管理策略都利用了程序的局部性原理。()
A : 正确
B : 错误
正确答案: 对
解析:
Cache和虚拟存储器的存储管理策略都利用了程序的局部性原理。709 、 判断题
CPU可以直接访问主存,而不能直接访问辅存。()
A : 正确
B : 错误
正确答案: 对
解析:
CPU可以直接访问主存,而不能直接访问辅存;当CPU要用到辅存的内容时,需先将辅
存的内容调入到主存中,再供CPU使用。
710 、 判断题
随着半导体集成电路的发展,外部设备在计算机系统硬件的价格中所占的比重将越来越
低。()
A : 正确
B : 错误
正确答案: 对
解析:
半导体集成电路是将晶体管、二极管等有源元件和电阻器、电容器等无源元件,按照一
定的电路互联,“集成”在一块半导体单晶片上,从而完成特定的电路或者系统功能。
随着它的发展,外部设备在计算机系统硬件的价格中所占的比重将越来越低。
711 、 判断题
微程序控制器中,每一条机器指令是由一段微指令编成的微程序来解释执行。()
A : 正确
B : 错误
正确答案: 对
解析:
微程序控制器中,每一条机器指令是由一段微指令编成的微程序来解释执行。